“TD-SCDMA之父”李世鹤博士关于TD-SCDMA标准的权威力作 全球TD-SCDMA技术的研究和应用都是必备读物2004年12月喜获第十四届中国图书奖喜获2006年度中国通信学会科学技术奖,这是迄今为止获得这一荣誉的唯一一部图书
上传时间: 2016-06-25
上传用户:1079836864
JSP高级编程,总共有12章,可以说比较全面了!
上传时间: 2016-06-26
上传用户:hakim
用avr调tlv5619的资料!它是一个12位的da!
上传时间: 2016-06-28
上传用户:chfanjiang
yj1.m:简单一元函数优化实例,利用遗传算法计算下面函数的最大值 包括了遗传算法的12个经典例题,适合大家学习参考。
上传时间: 2013-12-26
上传用户:thuyenvinh
2004-12-31(校)电气符号00DX001.dwg cad图纸
上传时间: 2016-07-05
上传用户:xieguodong1234
实现一个用于CDMA2000系统的短帧交织器,计算比较了12*16,13*15,14*14三种交织形式的性能!
上传时间: 2014-01-07
上传用户:181992417
这是从网上下载下来的一个计算程序,能实现加、减、乘、除的计算。该程序接受 的是16进制数。 执行时,需在文件名后直接跟上计算表达式,如在命令提示符下执行结果如下: c:\masm>js 3+2 5 c:\masm>js 6*7 2A c:\masm>js 10-4 c c:\masm>js 12/3 6 注:本程序在dos中或windows98中运行。
上传时间: 2013-12-15
上传用户:CSUSheep
8*8乘法器及其测试:采用booth编码的乘法器:1. ultipler_quick_add_4 即4位的并行全加器,在这里主要起了两个作用:第一个是在求部分积单元时,当编码为3x时用来输出部分积;另外一个是在将部分积加起来时,求3到6位时所用到。 2. ultiplier_quick_add_5 即5位的并行全加器,这里用来分别计算积的7到11位和12到16位。 3. ultiplier_unit_4 这个模块是用来实现部分积的,每一个模块实现一个部分积的4位,因此一个部分积需要4个这个模块来实现。总共需要12个这样的模块。 4.Multiplier_full_add 这是一位的全加器,在实现部分积相加的时候,通过全加器的阵列来实现的。
标签: ultipler_quick_add booth 乘法器 测试
上传时间: 2016-07-12
上传用户:zhaiye
12位AD转化程序
上传时间: 2016-07-13
上传用户:gaome
第2章 数据抽象 22 2.1 声明与定义 22 2.2 一个袖珍C库 23 2.3 放在一起:项目创建工具 29 2.4 什么是非正常 29 2.5 基本对象 30 2.6 什么是对象 34 2.7 抽象数据类型 35 2.8 对象细节 35 2.9 头文件形式 36 2.10 嵌套结构 37 2.11 小结 41 2.12 练习 41
上传时间: 2013-12-11
上传用户:李彦东