搜索:EPIC
找到约 11 项符合「EPIC」的查询结果
结果 11
https://www.eeworm.com/dl/502/29673.html
单片机编程
3ePIC单片机实验板使用说明书
3ePIC 单片机实验系统功能介绍 3ePIC 单片机实验开发系统,是一个典型的模块式、开放型 PIC 单片机实验教学系统。3ePIC 单片机实验开发系统各模块的设置,主要是以 PIC 单片机内部功能特性为依据,并加入了一些很常用的外围接口器件,以便充分显示出 PIC 单片机独特的功能优势和模块特色。
我们根据大 ...
https://www.eeworm.com/dl/619/374502.html
Linux/Unix编程
EPIC IRC客户端。来源于IRCII客户端但做了很多性能和功能的优化。
EPIC IRC客户端。来源于IRCII客户端但做了很多性能和功能的优化。
https://www.eeworm.com/dl/502/31097.html
单片机编程
EPCS-6960工控机主板
EPCS-6960是广州致远电子有限公司开发的基于S3C2440A处理器(ARM920T架构)的EPIC标准尺寸工控机主板。该主板具有资源丰富、接口齐全、低功耗、可靠性高等特点,预装正版Microsoft Windows CE 5.0操作系统。
https://www.eeworm.com/dl/fpga/doc/32686.html
教程资料
一种混沌伪随机序列发生器的FPGA实现
随着混沌理论应用于产生伪随机序列的发展,用现场可编程逻辑门阵列实现了基于TD—ERCS混沌的伪随机序列发生器.为了便于硬件实现并减少硬件占用资源.对原算法(即基于TD—ERCS构造伪随机序列发生器的算法)进行了适当改进,密钥空间缩减到2⋯.设计采用双精度浮点运算,选用Cyclone系列的EPIC20F40 ...
https://www.eeworm.com/dl/kbcluoji/40309.html
可编程逻辑
一种混沌伪随机序列发生器的FPGA实现
随着混沌理论应用于产生伪随机序列的发展,用现场可编程逻辑门阵列实现了基于TD—ERCS混沌的伪随机序列发生器.为了便于硬件实现并减少硬件占用资源.对原算法(即基于TD—ERCS构造伪随机序列发生器的算法)进行了适当改进,密钥空间缩减到2⋯.设计采用双精度浮点运算,选用Cyclone系列的EPIC20F40 ...
https://www.eeworm.com/dl/897096.html
技术资料
基于ME算法的RS译码器的设计和FPGA实现.rar
RS码已经广泛地应用于通信系统、数字电视和计算机存储系统中,用来提高数据传输的可靠性。本文以DVB标准中定义的RS(204,188)译码器来进行设计。详细介绍了改进的欧几里德(ME)算法及以此算法为基础的RS译码器的设计与实现,采用了流水线结构,对译码器的各个模块进行了分析和建模,并由EDA工具完成了设 ...
https://www.eeworm.com/dl/925044.html
技术资料
基于ME算法的RS译码器的设计和FPGA实现
RS码已经广泛地应用于通信系统、数字电视和计算机存储系统中,用来提高数据传输的可靠性。本文以DVB标准中定义的RS(204,188)译码器来进行设计。详细介绍了改进的欧几里德(ME)算法及以此算法为基础的RS译码器的设计与实现,采用了流水线结构,对译码器的各个模块进行了分析和建模,并由EDA工具完成了设 ...
https://www.eeworm.com/dl/896671.html
技术资料
基于DSPFPGA的嵌入式视频采集系统设计.rar
图像采集在数字图像处理、图像识别等领域有着十分广泛的应用。本文采用DSP+FPGA的主从处理器架构,设计实现了一款低成本、低功耗、高实时性的嵌入式视频采集卡。 本文首先对嵌入式采集系统的特点,以及DSP和FPGA在图像处理中的各自优点进行了分析,并提出了具体的硬件设计方案。系统采用TMS320VC5509A ...
https://www.eeworm.com/dl/841456.html
技术资料
硕士论文:基于FPGA的DDS波形发生器
在实现过程中,选用了Altera公司的EPIC6Q240C8芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用ATMAL的AT89C51单片机作为控制芯片。本设计中,FPGA芯片的设计和与控制芯片的接口设计是一个难点,本文利用Altera的设计工具Quartus IⅡ并结合Verilog-HDL语言,采 ...
https://www.eeworm.com/dl/896830.html
技术资料
基于FPGA并行遗传算法的硬件实现技术研究.rar
至今,国内外对遗传算法的算法实现的研究仍然主要是通过软件实现的。而软件语言的执行方式是串行的,这无疑与遗传算法天然的并行性相违背,极大地限制了遗传算法执行的实时性。从而局限了遗传算法应用的广泛性。为此,本课题提出了一种基于FPGA的并行化遗传算法(PGAs)的硬件实现系统,在遗传过程中通过 ...