虫虫首页|资源下载|资源专辑|精品软件
登录|注册

DIFFERENTIAL

DIFFERENTIAL齿轮传动装置[差速器];当汽车在转向的过程中,车体一边的轮会比另一边的转动要快,减速器的作用是分配不同的速度给车轴从而使车体保持平衡。
  • ordinary DIFFERENTIAL equations

    ordinary DIFFERENTIAL equations

    标签: DIFFERENTIAL equations ordinary

    上传时间: 2013-12-23

    上传用户:Ants

  • Partial DIFFERENTIAL equations

    Partial DIFFERENTIAL equations

    标签: DIFFERENTIAL equations Partial

    上传时间: 2014-11-22

    上传用户:hfmm633

  • DIFFERENTIAL Evolution for single variable function optimization!

    DIFFERENTIAL Evolution for single variable function optimization!

    标签: DIFFERENTIAL optimization Evolution function

    上传时间: 2017-09-12

    上传用户:lhc9102

  • forward euler solving DIFFERENTIAL equations

    forward euler solving DIFFERENTIAL equations

    标签: DIFFERENTIAL equations forward solving

    上传时间: 2013-12-24

    上传用户:h886166

  • Solving integration and DIFFERENTIAL equations

    Solving integration and DIFFERENTIAL equations

    标签: DIFFERENTIAL integration equations Solving

    上传时间: 2013-12-27

    上传用户:zhuimenghuadie

  • 基于FPGA的数字射频存储器设计

    数字射频存储器(Digital Radio FreqlJencyr:Memory DRFM)具有对射频信号和微波信号的存储、处理及传输能力,已成为现代雷达系统的重要部件。现代雷达普遍采用了诸如脉冲压缩、相位编码等更为复杂的信号处理技术,DRFM由于具有处理这些相干波形的能力,被越来越广泛地应用于电子对抗领域作为射频频率源。目前,国内外对DRFM技术的研究还处于起步阶段,DRFM部件在采样率、采样精度及存储容量等方面,还不能满足现代雷达信号处理的要求。 本文介绍了DRFM的量化类型、基本组成及其工作原理,在现有的研究基础上提出了一种便于工程实现的设计方法,给出了基于现场可编程门阵列(Field Programmable Gate Array FPGA)实现的幅度量化DRFM设计方案。本方案的采样率为1 GHz、采样精度12位,具体实现是采用4个采样率为250 MHz的ADC并行交替等效时间采样以达到1 GHz的采样率。单通道内采用数字正交采样技术进行相干检波,用于保存信号复包络的所有信息。利用FPGA器件实现DRFM的控制器和多路采样数据缓冲器,采用硬件描述语言(Very High Speed}lardware Description Language VHDL)实现了DRFM电路的FPGA设计和功能仿真、时序分析。方案中采用了大量的低压差分信号(Low Voltage DIFFERENTIAL Signaling LVDS)逻辑的芯片,从而大大降低了系统的功耗,提高了系统工作的可靠性。本文最后对采用的数字信号处理算法进行了仿真,仿真结果证明了设计方案的可行性。 本文提出的基于FPGA的多通道DRFM系统与基于专用FIFO存储器的DRFM相比,具有更高的性能指标和优越性。

    标签: FPGA 数字射频 存储器

    上传时间: 2013-06-01

    上传用户:lanwei

  • 基于FPGA的图像处理算法及压缩编码

    本文以“机车车辆轮对动态检测装置”为研究背景,以改进提升装置性能为目标,研究在Altera公司的FPGA(Field Programmable Gate Array)芯片Cyclone上实现图像采集控制、图像处理算法、JPEG(Joint Photographic Expert Group)压缩编码标准的基本系统。本文使用硬件描述语言Verilog,以RedLogic的RVDK开发板作为硬件平台,在开发工具OUARTUS2 6.0和MODELSIM SE 6.1B环境中完成软核的设计与仿真验证。 数据采集部分完成的功能是将由模拟摄像机拍摄到的图像信号进行数字化,然后从数据流中提取有效数据,加以适当裁剪,最后将奇偶场图像数据合并成帧,存储到存储器中。数字化及码流产生的功能由SAA7113芯片完成,由FPGA对SAA7113芯片初始化设置、控制,并对数字化后的数据进行操作。 图像处理算法部分考虑到实时性与算法复杂度等因素,从装置的图像处理流程中有选择性地实现了直方图均衡化、中值滤波与边缘检测三种图像处理算法。 压缩编码部分依据JPEG标准基本系统顺序编码模式,在FPGA上实现了DCT(Discrete Cosine Transform)变换、量化、Zig-Zag扫描、直流系数DPCM(DIFFERENTIAL Pulse Code Modulation)编码、交流系数RLC(Run Length code)编码、霍夫曼编码等主要步骤,最后用实际的图像数据块对系统进行了验证。

    标签: FPGA 图像处理 压缩编码 算法

    上传时间: 2013-04-24

    上传用户:qazwsc

  • 双绞线和低通滤波器降低EMI_RFI

    Abstract: Alexander Graham Bell patented twisted pair wires in 1881. We still use them today because they work so well. In addition we have the advantage ofincredible computer power within our world. Circuit simulators and filter design programs are available for little or no cost. We combine the twisted pair and lowpassfilters to produce spectacular rejection of radio frequency interference (RFI) and electromagnetic interference (EMI). We also illustrate use of a precision resistorarray to produce a customizable DIFFERENTIAL amplifier. The precision resistors set the gain and common mode rejection ratios, while we choose the frequencyresponse.

    标签: EMI_RFI 双绞线 低通滤波器

    上传时间: 2014-11-26

    上传用户:Vici

  • DN426 6通道工业监控应用的SAR ADC

      The 14-bit LTC2351-14 is a 1.5Msps, low power SARADC with six simultaneously sampled DIFFERENTIAL inputchannels. It operates from a single 3V supply and featuressix independent sample-and-hold amplifi ers and a singleADC. The single ADC with multiple S/HAs enables excellentrange match (1mV) between channels and channel-tochannelskew (200ps).

    标签: 426 ADC SAR DN

    上传时间: 2014-12-23

    上传用户:天诚24

  • DN454 单端至差分放大器设计技巧

      A fully DIFFERENTIAL amplifi er is often used to converta single-ended signal to a DIFFERENTIAL signal, a designwhich requires three signifi cant considerations: theimpedance of the single-ended source must match thesingle-ended impedance of the DIFFERENTIAL amplifi er,the amplifi er’s inputs must remain within the commonmode voltage limits and the input signal must be levelshifted to a signal that is centered at the desired outputcommon mode voltage.

    标签: 454 DN 单端 差分放大器

    上传时间: 2013-11-09

    上传用户:wweqas