搜索结果
找到约 99,188 项符合
ComPactFlash接口可编辑逻辑器件数据采集系统 的查询结果
系统设计方案 介绍MT9V011 CMOS数字图像传感器在一个基于低端ARM7处理器和CPLD(可编程逻辑器件)的嵌入式系统中的应用。通过一片CPLD读取MT9V011采集的图像并缓存到存储器以备后续的处理。利用P
介绍MT9V011 CMOS数字图像传感器在一个基于低端ARM7处理器和CPLD(可编程逻辑器件)的嵌入式系统中的应用。通过一片CPLD读取MT9V011采集的图像并缓存到存储器以备后续的处理。利用PC平台验证了图像采集功能。给出了一个在低端嵌入式系统中增加图像采集功能的实现方案。 ...
接口技术 基于CF接口的便携式数据采集系统
本文提出了一种基于comPactFlash(CF)接口的便携式数据采集系统的设计方案,采用
可编程逻辑器件实现CF接口控制及数据采集控制:CF接口部分实现与上位机的数据传
送,数据采集控制部分完成量程变换!模数转换控制等功能"上位机基于CF接口与下位
机进行数据通信,给下位机发送量程控制字!数据采集参数等命令,采用中断方式接收下
位 ...
嵌入式/单片机编程 ADμC812的串行外设接口(SPI)及其应用摘要:ADμC812是一种新型的集成12位数据采集系统。它的串行外设接口SPI(serial peripheral interface)可进行主机和多片从
ADμC812的串行外设接口(SPI)及其应用摘要:ADμC812是一种新型的集成12位数据采集系统。它的串行外设接口SPI(serial peripheral interface)可进行主机和多片从外围器件的信息传递,即主机对从机的控制及从机向主机提供各种信息等,从而实现系统之间的各种控制和操作。 ...
学术论文 基于FPGA的数据采集系统研究.rar
数据采集是信号与信息系统中一个重要的组成部分,也是数字信号处理的关键环节。本论文主要介绍一种基于FPGA的数据采集系统,提出一种由高速A/D转换芯片、高性能FPGA和PCI总线接口组成的数据采集系统方案及其的硬件电路实现方法。该系统利用AD器件对信号进行放大、差分转换和模数转换,利用FPGA设计内部模块和时钟信号来进行 ...
其他文档 基于FPGA的USB接口数据采集系统研究
随着科学技术水平的不断提高,在科研和生产过程中为了更加真实的反映被测对象的性质,对测试系统的性能要求越来越高。传统的测试装置,由于传输速度低或安装不便等问题已不能满足科研和生产的实际需要。USB技术的出现很好的解决了上述问题。USB总线具有支持即插即用、易于扩展、传输速率高(USB2.0协议下为480Mbps)等优点, ...
教程资料 嵌入式系统外围接口电路的复杂可编程逻辑器件实现
嵌入式系统外围接口电路的复杂可编程逻辑器件实现
嵌入式/单片机编程 嵌入式系统外围接口电路的复杂可编程逻辑器件实现
嵌入式系统外围接口电路的复杂可编程逻辑器件实现
嵌入式/单片机编程 基于复杂可编程逻辑器件(CPLD)的120MHz高速A_D采集卡的设计
基于复杂可编程逻辑器件(CPLD)的120MHz高速A_D采集卡的设计
单片机开发 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远 ...
其他 ]本文介绍了如何利用CPLD(复杂可编程逻辑器件)与单片机的结合实现并行I/ O(输入/输出)接口的扩展。该设计与用8255做并行I/O接口相比
]本文介绍了如何利用CPLD(复杂可编程逻辑器件)与单片机的结合实现并行I/
O(输入/输出)接口的扩展。该设计与用8255做并行I/O接口相比,与单片机软件完全兼容,
同时拥有速度快,功耗低,价格便宜,使用灵活等特点