CY7C68013

共 216 篇文章
CY7C68013 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 216 篇文章,持续更新中。

基于USB2.0的微胶囊内窥镜图像实时传输模块的设计

· 摘要:  为了给微胶囊内窥镜系统的接受记录装置增加实时传输图像的功能,设计了基于USB2.0的图像实时传输模块;由数字信号处理器(DSP)作为主控机,通过CPLD对USB控制芯片CY7C68013进行读写和逻辑控制,实现了图像数据的实时传输,且接口传输速度满足医疗诊断的需要.  

cy7c68013通信上位机程序

usb芯片cy7c68013通信上位机程序

cy7c68013中文手册

cy7c68013中文手册 欢迎大家使用。

usb控制芯片CY7C68013中文手册

usb控制芯片CY7C68013中文手册,希望对需要的人有所帮助!

珍贵资料-cy7c68013中文手册

珍贵资料-cy7c68013中文手册详细介绍了USB的固件开发和驱动程序的安装,很经典

CY7C68013的数据采集系统设计

USB2.0微控制器CY7C68013的数据采集系统的设计

cy7c68013驱动

cy7c68013开发包,很不错,需要的去下载。。。。

基于CY7C68013单片机USB 接口的设计

本文实现了以 CY7C68013 芯片为核心的 USB接口电路,设计的主要内容包括 USB 设备接口原理 图设计、PCB 板设计以及读写测试的 VC 程序设计。测试表明该接口能够实现 USB 的高速通信。

USB控制芯片cy7c68013中文手册.

<p>1.特色(CY7C68013A/14A/15A/16A)</p><p>■USB 2.0USB IF 高速性能且经过认证(TID#40460272)</p><p>■单芯片集成USB2.0收发器、智能串行接口引擎(SIE)和增强型8051微处理器</p><p>■适用性、外观和功能均与FX2兼容</p><p>a引脚兼容</p><p>口目标代码兼容</p><p>a功能兼容(FX2LP是超集)</p>

基于ccd的图像采集和处理系统

<p>高性能低成本的图像采集和处理系统在自动测量、设备检测、安全监控等工业测控领域需求巨大。相比于CMOS图像传感器,CCD图像传感器在灵敏度、分辨率、噪声控制以及技术成熟度等方面具有明显优势。发达国家对于基于CCD图像传感器的高性能图像采集和处理系统的开发已经具有了一定的经验和成功先例,而在我国,相关的技术开发还比较薄弱。因此,通过对基于CCD图像传感器的高性能图像采集和处理系统进行研究和开发,

基于CCD和USB的测温摄像机研究与设计

<p>本文首先对黑体辐射理论和双波段比值测温理论进行研究,探讨在近红外区域对高温炉窑进行比值测温的可行性;针对工业高温炉窑辐射的峰值位置在中红外区域,近红外区域的辐射仍然比较低,且普通CCD在近红外区域响应很低的状况,综合考虑后选择近红外增强型CCD作为探测器;根据所选CCD本文设计了一套完整的双波段测温系统的硬件框架,由Sony公司的近红外增强型黑白CCDICX255AL,10位输出模数转换器A

xilinx FPGA XC6LX9 与CY7C68013通信程序

<p>xilinx FPGA XC6LX9 与CY7C68013通信程序,适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈</p>

CY7C68013固件程序以及 FPGA测试Verilog程序源代码

<p>CY7C68013固件程序以及 FPGA测试Verilog程序,源代码,适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈</p>

Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程

<p>Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程</p><p><br/></p><p>Cyclone IV EP4CE15核心板主要特征参数如下所示:</p><p>➢ 主控FPGA:EP4CE15F23C8N;</p><p>➢ 主控FPGA外部时钟源频率:50MHz;</p><p>➢ EP4CE15F23C8N芯片内部自带丰富的Block R

Artix-7 XC7A35T-DDR3开发板资料硬件参考设计

<p>Artix-7 XC7A35T-DDR3开发板资料硬件参考设计资料</p><p><br/></p><p>QM_ XC7A35T开发板主要特征参数如下所示:</p><p> 主控FPGA:XC7A35T-1FTG256C;</p><p> 主控FPGA外部时钟源频率:50MHz;</p><p> XC7A35T-1FTG256C芯片内部自带丰富的Block RAM资源,达到了1,800kb;<

Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程

<p>Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。</p><p><br/></p><p>QM_Cyclone10_10CL006开发板主要特征参数如下所示:</p><p> 主控FPGA:10CL006YU256C8G;</p><p> 主控FPGA外部时钟源频率:50MHz;</p><p> 10CL006YU256C8G芯片内部自带丰富的Bl

Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程

<p>Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.</p><p><br/></p><p>QM_MAX10_10M02SCU169开发板主要特征参数如下所示:</p><p> 主控CPLD:10M02SCU169C8G;</p><p> 主控CPLD外部时钟源频率:50MHz;</p><p> 10M02SCU169C8G芯片内部自带丰富的Bloc

USB通信助手CyConsole

USB接口通信助手,和CY7C68013芯片进行USB通信

vc++ cy7c68013 usb上位机

vc++ cy7c68013 usb上位机

VC++ usb cy7c68013 上位机

VC++ usb cy7c68013 上位机