CPLD采用CMOSEPROM、EEPROM、快闪存储器和SRAM等编程技术,从而构成了高密度、高速度和低功耗的可编程逻辑器件。cPCI总线
介绍了现代电子设计的新方法,重点讲解CPLD的设计流程。
基于FPGA/CPLD,采用VHDL语言的曼彻斯特的编解码实现。还包含曼彻斯特码的说明文档。
ixp425 cpld 源码
一个在CPLD,EPM70128上实现的PWM控制源程序。
GPS+CPLD同步时钟,使用pps信号,进行异地时钟的同步。
cpld 驱动sja1000
是关于交通灯的vhdl程序。能实现交通灯的正确控制和魔力
资料->【C】嵌入系统->【C2】IC设计与FPGA->【2】FPGA、CPLD->cpld应用.pdf
CPLD原理图,EPM3128ATC100,原理图
51加cpld测试程序 51加cpld测试程序
加载登录表单中...
加载注册表单中...
加载表单中...