CPLD采用CMOSEPROM、EEPROM、快闪存储器和SRAM等编程技术,从而构成了高密度、高速度和低功耗的可编程逻辑器件。cPCI总线
FPGA和CPLD中的设计学习技巧,从原理到设计!
I2C器件接口IP核的CPLD设计,从原理到设计!
单片机与CPLD 综合应用技术,从原理到设计!
基于CPLD实现的24位加法器,先原理后实践!
复杂可编程逻辑器件CPLD专题讲座_CPLD的开发系统
基于CPLD的电子密码锁设计,先原理后实践!
基于CPLD和单片机的任意波形发生器设计
卷积Turbo码编码器及CPLD实现,先原理后实践!
加载登录表单中...
加载注册表单中...
加载表单中...