CMOS电路设计·布局与仿真
上传时间: 2013-06-16
上传用户:eeworm
专辑类-实用电子技术专辑-385册-3.609G --CMOS电路设计·布局与仿真-711页-62.5M.pdf
上传时间: 2013-06-11
上传用户:love_stanford
模拟CMOS电路设计原理,采用VHDL语言描述
上传时间: 2017-07-07
上传用户:无聊来刷下
实用电子技术专辑 385册 3.609G@@ CMOS电路设计·布局与仿真 711页 62.5M.pdf
标签:
上传时间: 2014-05-05
上传用户:时代将军
CMOS电路模拟与设计-基于Hspice
上传时间: 2013-08-05
上传用户:eeworm
CMOS模拟电路设计 PDF版
上传时间: 2013-05-16
上传用户:eeworm
专辑类----可编程逻辑器件相关专辑 CMOS电路模拟与设计-基于Hspice-348页-24.4M.rar
上传时间: 2013-08-01
上传用户:远远ssad
专辑类-实用电子技术专辑-385册-3.609G CMOS模拟电路设计-692页-22.7M-PDF版.pdf
上传时间: 2013-05-27
上传用户:netwolf
专辑类-可编程逻辑器件相关专辑-96册-1.77G CMOS电路模拟与设计-基于Hspice-348页-24.4M.pdf
上传时间: 2013-06-22
上传用户:dang2959809956
为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的电原理图设计和版图设计,整体电路采用Hspice和CSMC 2P2M 的0.6 μm CMOS工艺的工艺库(06mixddct02v24)仿真,基于CSMC 2P2M 0.6 μm CMOS工艺完成版图设计,并在一款多功能数字芯片上使用,版图面积为1 mm×1 mm,并参与MPW(多项目晶圆)计划流片,流片测试结果表明,在输出负载很大时,本设计能提供足够的驱动电流,同时延迟时间短、并占用版图面积小。
上传时间: 2013-10-09
上传用户:小鹏