Active HDL
共 1,809 篇文章
Active HDL 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 1809 篇文章,持续更新中。
FPGA SPI从机—slave
基于Altera FPGA实现的SPI从机模块,采用Verilog HDL编写,具备标准SPI协议兼容性与高效时序控制。适用于嵌入式系统通信接口开发。
华为verilog入门教程
基于华为自研芯片设计规范,采用最新Verilog HDL语言架构,系统讲解数字电路建模与验证方法,适用于硬件开发入门与实战提升。
8点流水线型FFT的Verilog_HDL实现
8点流水线型FFT的Verilog_HDL实现,采用高效架构设计,适用于高速信号处理场景。详细解析数据流与控制逻辑,适合数字信号处理工程师参考与应用。
HDL pcm编解码
难得一见的HDL PCM编解码完整资料,涵盖8位U律编码与解码逻辑,适用于数字音频处理与通信系统设计,技术实现清晰,具备高参考价值。
ov7670摄像头接口rtl代码
帮助开发者快速上手OV7670摄像头接口设计,提供完整的Verilog HDL代码实现。让你轻松掌握图像传感器与FPGA的通信协议和时序控制。
verilog HDL
难得一见的Verilog HDL实战案例,完整实现分频与波形选择功能,涵盖数字电路设计核心逻辑。适合深入理解时序控制与模块化编程的工程师参考。
DSSS系统虚警概率和检测概率
DSSS系统虚警概率与检测概率的仿真代码,采用Verilog HDL实现,适用于通信系统性能分析与验证。包含核心算法与测试模块,便于理解扩频系统的工作原理和评估方法。
Verilog经典教程
该电子书是一本经典的Verilog HDL 教程。其中通过大量的例子把读者尤其是初学者带入FPGA,硬件描述语言的殿堂。很多例子讲得非常透彻,并且有数字电路的一些知识点补充。不需要读者再去复习基础的电路知识。
Verilog入门
Verilog入门教程,经典教程,电子档,初学者必读,Verilog HDL是一种硬件描述语言(HDL:Hardware Description Language),以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。
FPGAds18b20的实现
基于Verilog HDL实现DS18B20温度传感器的逻辑控制,涵盖协议解析与数据读取的完整流程,适用于FPGA开发中的传感器接口设计。
Active Noise Cancellation With TMS320C5402
想要在管道系统中实现单通道主动降噪?本资源详解如何利用TMS320C5402 DSK构建有效的ANC系统,解决噪声控制中的实时处理难题。
FPGA Tool-chain
适用于FPGA开发流程中的设计验证与综合阶段,提供从HDL代码到可编程逻辑的完整转换路径。支持主流厂商工具链,提升开发效率与设计可靠性。
Verilog经典教程.pdf
本书读者如果配合一套可在PC586 平台上运行的Verilog HDL 仿真和综合工具,如
QuickLogic 公司的Spade 的教学软件包(Verilog HDL 版)、Mentor 公司的Modelsim 等开发环境下,只要带Verilog HDL 仿真器(如Verilog-XL)和综合器(如Synplify),就可以
运行本书所有的Verilog HDL 程序,可在这一环境下通过做各
EDA课件
EDA技术实用教程-Verilog HDL版(第四版)课件南京林业大学
fifo verilog
使用verilog hdl语言设计一个先进先出的堆栈fifo,要求写出其测试源代码部分
视频捕获(Verilog HDL语言编写)
视频图像的采集,行场译码,YUV到RGB格式转换,VGA显示
华为Verilog典型电路设计
Verilog HDL是目前应用最为广泛的硬件描述语言.Verilog HDL可以用来进行各种层次的逻辑设计,也可以进行数字系统的逻辑综合,仿真验证和时序分析等。 Verilog HDL适合算法级,寄存器级,逻辑级,开关级、系统级和版图级等各个层次的设计和描述. Verilog HDL进行设计最大的优点是其工艺无关性.这使得工程师在功能设计,逻辑验证阶段可以不必过多考虑门级及工艺实现的具体
FIR数字滤波器设计与仿真
基于Verilog HDL的FIR数字滤波器设计与仿真
本文主要分析了FIR 数字滤波器的基本结构和硬件构成特点, 简要介绍了FIR 滤波器实现的方式优缺点; 结合Altera 公司的Stratix 系列产品的特点, 以一个基于MAC 的8 阶FIR 数字滤波器的设计为例, 给出了使用Verilog 硬件描述语言进 行数字逻辑设计的过程和方法, 并且在QuartusII 的集成开发环境下编写HD
verilog hdl 频率计
基于verilog hdl 的数字频率计的设计,
lcd12864的FPGA代码
此资源基于Verilog HDL,专为LCD12864显示屏设计的FPGA代码示例。采用模块化编程技术,确保了代码的可读性和可维护性,适用于各种嵌入式系统显示需求。该实现遵循行业标准,支持灵活配置与扩展,是学习和开发FPGA控制LCD屏幕的理想选择。