ADSP
共 355 篇文章
ADSP 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 355 篇文章,持续更新中。
基于μClinux的嵌入式导盲系统
提出一种为盲人或视弱人群提供导航的基于盲道识别的嵌入式系统的设计方案。结合高性能定点DSP ADSP-BF533 和视频解码芯片SAA7113,设计图像处理硬件平台,移植嵌入式操作系统并给出算法实现与
基于DSP的交通信息采集系统
本文介绍了一种基于视频处理的交通信息采集设备的设计方案。该方案利用摄像头采集交通视频,一方面通过DSP6203B进行分析处理得到各种实时交通信息,另一方面通过<BR>ADSP 2185进行图像的小波压
基于线性约束LSCMA在TS101上的实现
本文探讨了ADSP TigerSHARC101S 的在基于线性约束最小二乘恒模算法(LSCMA)中的应用。首先介绍了最小二乘恒模算法基本原理和权值迭代公式, 并对其进行线性约束然后介绍了ADSPTig
基于LPC模型的语音增强算法在ADSP-2191系统
本文描述了LPC算法在定点DSP系统中的实现。首先介绍了LPC 算法的原理和系统中所使用的DSP芯片ADSP-2191与LPC算法实现有关的结构与功能。重点描述了LPC算法在ADSP-2191上的具体
基于ADSP21161N的PD雷达数据处理机的设计
基于ADSP21161N的PD雷达数据处理机的设计
ADSP系列数字信号处理器件的应用
ADSP是AD公司生产的浮点式DSP系列产品,文中对几种ADSP系列产品的特点作了综<BR>合描述,指出了它们各自系列的特性和数据处理能力.最后给出了ADSP系列产品应用于数字滤波器的实现方法和程序.
SAR雷达原始数据BAVQ压缩算法的硬件实现
本文研究了SAR雷达原始数据BAVQ压缩算法的硬件实现。采用ADSP21060(SHARC)芯片结合Altera公司的FLEX Xl OK l 0LC84-3芯片组成最简的系统,采用流水线并行处理高速
连续实时信号处理器的性能分析
对AD 公司的TigerSHARC DSP(ADSP-TS101S) 和摩托罗拉公司的具有AltiVec 矢量处理器核的PowerPC 系列MPC7410 和MPC7455 处理器,在连续实时信号处理
AD22340 I2C与BLACKFIN ADSP-533参考设计
<P>AD22340 I2C与BLACKFIN ADSP-533参考设计:</P>
<P>AD 22340(I2C)与BLACKFIN ADSP-533参考设计 1<BR>1.
ADSP-TS101外部总线接口技术
ADSP-TS101 是ADI 公司新一代高性能浮点DSP,开始应用在高速数据采集和处理系统<BR>中。TS101 外部总线接口可编程,方便和各种总线外设接口。本文结合TS101 与同步FIFO、SD
基于ARM和DSP的嵌入式导航计算机方案设计
采用arm芯片at91rm9200和DSP片adsp21364双组合处理器方案,进行外围电路的扩展,能够高效的完成信息采集、实时导航解算、卡尔曼滤波及发送控制指令任务.设计注重了导航计算机系统的可扩展性,可应用于多种微小型等组合导航、制导与控制系统.较之传统的导航计算机,突出了体积小,功耗低及适用性强等特点.
ADSP2116x中DMA的应用
直接内存存取(DMA)是DSP芯片中用于快速数据交换的重要技术,文中对AD公司的浮点系列芯片ADSP2116x中DMA的应用方法作了详细介绍,同时重点介绍了链式DMA的操作方法,给出了一些实际应用中的
数字图像监控系统解码芯片的设计及其FPGA实现
该文就多媒体信息的主体之一-图像信号的压缩和解压进行了分析,并结合实际课题所设计的数字图像监控系统对其中的图像解码过程进行了软硬件的实现.首先我们在ANALOG DEVICE公司的ADSP-2189上进行了解码系统的验证,就解码输出的质量进行了主观评价.通过软件仿真,我们还进一步得到了解码过程中,哪些指令占用较多的指令执行时间,哪些指令会成为硬件实现时的瓶颈.它为我们的FPGA优化设计提供了理论上
基于USB2.0的硬件密码组件的设计与实现
本文提出了一种硬件密码组件的设计及具体实现方法,其中包括硬件结构、固件<BR>设计方案、驱动以及其应用程序的实现。该系统采用ADSP 数字信号处理器和EZ_USB CY7C68013 设备接口芯片来实
嵌入式C 语言开发ADSP21XX 系列DSP
详细介绍使用VisualDSP 开发工具进行ADSP21XX 的C 语言编程的方法;分析其C 语言运行库的结构,并且结合实例介绍C 语言工具的使用方法,包括C语言与汇编语言混合编程的方法、从C运行库提
基于TigerSHARC的雷达模拟器的设计与实现
ADSP-TS 101 TigerSHARC DSP是一款极高性能的静态超标量处理器,专为大的信号处理任务和通信结构进行了优化。本文所介绍的雷达模拟器就是针对TS101的优势利用多片DSP进行设计并实
基于ADSP-BF561的H.263编解码器实现
本文在ADI 公司的ADSP-BF561 芯片上完成了压缩编码标准H.263 的编程实现。首先简要<BR>介绍了H.263 的性能和技术特点,详细讨论了H.263 编解码器在算法级、代码级和存储方式等
Mixed_CnASM.zip
ADSP21XX 的C和汇编编程
adsp.rar
ADSP TS101EzFlash (C)源代码
DSP实现CDMA信号波达方向与多径时延联合估计
本文针对CDMA 系统,提出使用DSP 器件ADSP21160 实现对感兴趣用户的波达方向<BR>和多径时延进行联合估计的算法。该算法是对传统MUSIC 方法的推广与变形,克服了要求接收信号数小于阵元