这个封装库比较杂,包含除电阻电容电感以外的,我们常用的一些电子元器件。电池:CR1220和CR2032;贴片磁珠;整流桥:种类很齐全;保险管:贴片和直插均有;晶振:直插HC49、2*6、3*8等圆柱形,贴片0705等40种规格晶振;继电器:包括欧姆龙和松下一些常用的型号的继电器共36种,这个很难得的;变压器:EI35RJ11和RJ45网口;sd卡座;USB座:A,B,C型都有;拨码开关和按键:共90多种封装形式;
上传时间: 2022-04-25
上传用户:canderile
2.54间距180度直插单排排母,可分为单排,双排,三排,四排
标签: 单排排母 单排母座图纸 单排母座规格书 2.54排母规格书 2.54排母图纸 180度直插排母 DIP直插母座 DIP直插排母 40PIN排母 40PIN排母图纸 40P母座规格书
上传时间: 2016-01-08
上传用户:1234lucy
USB 3.0 AF插座分为USB2.0 90度,180度, SMT贴片式,沉板式
标签: USB3.0插座 USB3.0 AF插座 USB 3.0图纸 USB 3.0 AF规格书 USB AF插座图纸 USB AF 90度
上传时间: 2016-01-09
上传用户:1234lucy
MX3.96系列规格书含有端子胶壳 针座规格图
标签: MX3.96连接器 MX3.96针座 MX3.96图纸 MX3.96端子 MX3.96胶壳 MX3.96针座 MX3.96插件
上传时间: 2016-08-06
上传用户:sztfjm
5代IPEX天线座规格书,也有1代 2 代 3代, 4代, 5代IPEX天线座规格图
标签: IPEX 天线座 5代天线座 5代IPEX天线座 5代板端 5代IPEX板端 5代天线座图纸
上传时间: 2016-08-20
上传用户:sztfjm
全志A20_CORE_V35_小体积核心板配套底板CADENCE原理图+PADS PCB文件:A20CV35_DVK1_BASE_V10_底板PADS9.5格式PCB参考图.pcbA20CV35_DVK1_BASE_V10_底板PCB参考图PADS2005.ascA20CV35_DVK1_BASE_V10_底板参考原理图.DSNa20cv35_dvk1_base_v10_底板参考原理图_20150919.pdfA20CV35_DVK1_BASE_V10_底板参考原理图_V162.DSNA20_CORE_V35_底层元件序号图_20140927.pdfA20_CORE_V35_底层元件规格图_20140927.pdfa20_core_v35_核心板电路原理图_20140922.pdfA20_CORE_V35_核心板规格书_20150511.xlsA20_CORE_V35_脚位图_标注.pngA20_CORE_V35_顶层元件序号图_20140927.pdfA20_CORE_V35_顶层元件规格图_20140927.pdfAltium_Designer_V15格式底板参考PCB图_A20CV35_DVK1_BASE_V10_PADS2005.PrjPcb.rarAltium_Designer_V15格式底板参考原理图_A20CV35_DVK1_BASE_V10_V162.PrjPcb.rar
上传时间: 2021-11-08
上传用户:
Altium Designer2019是一款高效专业的实用型PCB电路板设计辅助工具,AD 19功能强劲,完美地将原理图、ecad库、供应链管理以及PCB设计等方面相结合,Altium Designer2019中文版便捷好用,可以让用户完全掌控设计过程,在同一环境中创建组件,配置各种输出文件。Altium Designer2019功能介绍 1、允许网格延伸超出董事会轮廓。 2、一个经典的明亮主题。(非18.1那个) 3、ActiveBOM新增很多功能和重大改进。 4、增加在装配图中查看PCB图层的能力(绘图员)。 5、将3D视图添加到Draftsman(绘图员)。 6、在“Place Fab View”中提供多个可选图层(绘图员)。 7、从中点到中点的3D测量。 8、阻抗驱动差分对规则。 9、用户生成的FPGA引**换(.nex)文件。 10、不对称带状线阻抗计算。 11、改进层堆栈管理器。 12、能够使用多边形进行阻抗计算以及平面。 13、Pin Mapper功能增强。 14、auto place tool(这个不是太确定) 15、改善连接轨道的拖动组件(45度 任意角度 90度跟随) 17、PcbLib编辑器中可以给封装放置标注尺寸(机械层),可以导入到PCB中。 18、多板设计里面添加支持FPC(软板)的功能。
上传时间: 2022-07-22
上传用户:canderile
一般调用元件的话,使用PartGallery的search功能都能找到相应的器件。注意MaST IOLAMS这里有两种不同语言描述的元件,一般不能同时在一张原理图中使用。在PartGallery中browse目录按照大的应用领域和市场领域划分。比喻Elctrical目录下包含一些电气行业相关的模型。1.翻转元件:选中该元件(可选多个),按R键,可实现90度翻转。按F键可实现180度翻转。2.电容或电感初始电压或电流值设置:在电容或电感元件的属性里有一项ic设置,默认未设置(undef),设置其为想要的值即可。3.Saber中,设置元件属性时,不能带任何单位符号,如电阻的“9,”电压的“V”时间的“S等,否则saber会报错。4.Saber中,仿真文件名不能和元件库中的元件同名,否则会报错。5.Saber中,原理图名称最好不要与路径名中有重复,否则会报错。6.原理图放大或缩小:按“page up或”“page down即可7.局部放大显示波形:直接拖动鼠标放大,或按“page up即可8.恢复波形显示原始大小:按“page down,”在右键菜单里点“zoom→tofi即可”9.按鼠标中键可拖动整个原理图包括波形显示图。
标签: saber
上传时间: 2022-07-23
上传用户:
在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时,减小时钟偏差,本文设计了内置于FPGA芯片中的延迟锁相环,采用一种全数字的电路结构,将传统DLL中的用模拟方式实现的环路滤波器和压控延迟链改进为数字方式实现的时钟延迟测量电路,和延时补偿调整电路,配合特定的控制逻辑电路,完成时钟延时补偿。在输入时钟频率不变的情况下,只需一次调节过程即可完成输入输出时钟的同步,锁定时间较短,噪声不会积累,抗干扰性好。 在Smic0.18um工艺下,设计出的时钟延时补偿电路工作频率范围从25MHz到300MHz,最大抖动时间为35ps,锁定时间为13个输入时钟周期。另外,完成了时钟相移电路的设计,实现可编程相移,为用户提供与输入时钟同频的相位差为90度,180度,270度的相移时钟;时钟占空比调节电路的设计,实现可编程占空比,可以提供占空比为50/50的时钟信号;时钟分频电路的设计,实现频率分频,提供1.5,2,2.5,3,4,5,8,16分频时钟。
上传时间: 2013-07-06
上传用户:LouieWu
enter——选取或启动 esc——放弃或取消 f1——启动在线帮助窗口 tab——启动浮动图件的属性窗口 pgup——放大窗口显示比例 pgdn——缩小窗口显示比例 end——刷新屏幕 del——删除点取的元件(1个) ctrl+del——删除选取的元件(2个或2个以上) x+a——取消所有被选取图件的选取状态 x——将浮动图件左右翻转 y——将浮动图件上下翻转 space——将浮动图件旋转90度 crtl+ins——将选取图件复制到编辑区里 shift+ins——将剪贴板里的图件贴到编辑区里 shift+del——将选取图件剪切放入剪贴板里 alt+backspace——恢复前一次的操作 ctrl+backspace——取消前一次的恢复 crtl+g——跳转到指定的位置 crtl+f——寻找指定的文字
上传时间: 2013-12-29
上传用户:13033095779