虫虫首页|资源下载|资源专辑|精品软件
登录|注册

64位Jmail组件

  • Altium Designer 20.2.5 Build.213 中文版,AD20软件安装包2020版

    Altium Designer2020软件功能      Altium designer 显著地提高了用户体验和效率,利用极具现代感的用户界面,使设计流程流线化,同时实现了前所未有的性能优化。使用64位体系结构和多线程的结合实现了在PCB设计中更大的稳定性、更快的速度和更强的功能。      互联的多板装配      多板之间的连接关系管理和增强的3D引擎使您可以实时呈现设计模型和多板装配情况 – 显示更快速,更直观,更逼真。      时尚的用户界面体验      全新的,紧凑的用户界面提供了一个全新而直观的环境,并进行了优化,可以实现无与伦比的设计工作流可视化。      强大的PCB设计      利用64位CPU的架构优势和多线程任务优化使您能够比以前更快地设计和发布大型复杂的电路板。      快速、高质量的布线      视觉约束和用户指导的互动结合使您能够跨板层进行复杂的拓扑结构布线 – 以计算机的速度布线,以人的智慧保证质量。      实时的BOM管理      链接到BOM的最新供应商元件信息使您能够根据自己的时间表做出有根据的设计决策      简化的PCB文档处理流程      在一个单一的,紧密的设计环境中记录所有装配和制造视图,并通过链接的源数据进行一键更新。Altium Designer2020 性能改进      AD软件资源占用太厉害,对于复杂的PCB,连吃鸡都能轻松驾驭的电脑多面AD都会卡顿的受不了,特别是AD17。      层次式 & 多通道设计      层次式设计环境允许将设计划分为各个可托管的逻辑模块(方块图),并在顶层设计图纸中将这些方块图连接在一起(例如:电源模块、模拟前端处理模块、处理器、IO接口、传感器等)。      自动交叉探测      通过在原理图和PCB之间交叉探测设计对象,在多个项目文件间快速浏览。      PADSLogic 导出器      通过PADSLogic导出功能,可以节省将设计文档从Altium Designer输出到 PADS的时间。在Altium Designer 中设计最先进的板子布局,然后即可将原理图和板子布局转换到您PADSLogic的工作区。Altium Designer2020功能特点      1、设计环境:通过设计过程的各个方面互连,显着提高生产力,包括原理图,PCB,文档和模拟。      2、制造设计:学习并应用设计制造(DFM)方法,确保您的PCB设计每次都能正常运行,可靠且可制造。      3、切换很容易:使用业内最强大的翻译工具轻松迁移您的遗留信息-如果没有这些翻译工具,我们的成长将无法实现。      4、刚柔结合设计:以全3D设计刚柔结合并确认3D组件,外壳组件和PCB间隙满足所有机械要求。      5、PCB设计:通过受控元件放置和原理图与PCB之间的完全同步,轻松地在电路板布局上操纵物体。      6、原理图设计:通过一个内聚,易于导航的用户界面中的分层原理图和设计重用,更快,更高效地设计顶级电子设备。      7、制造业产出:体验管理数据的优雅,并通过无缝,简化的文档功能为发布做好准备。Altium Designer2020特色介绍      1、互联的多板装配:多板之间的连接关系管理和增强的3D引擎使您可以实时呈现设计模型和多板装配情况 – 显示更快速,更直观,更逼真。      2、时尚的用户界面体验:全新的,紧凑的用户界面提供了一个全新而直观的环境,并进行了优化,可以实现无与伦比的设计工作流可视化。      3、强大的PCB设计:利用64位CPU的架构优势和多线程任务优化使您能够比以前更快地设计和发布大型复杂的电路板。      4、快速、高质量的布线:视觉约束和用户指导的互动结合使您能够跨板层进行复杂的拓扑结构布线 – 以计算机的速度布线,以人的智慧保证质量。      5、实时的BOM管理:链接到BOM的最新供应商元件信息使您能够根据自己的时间表做出有根据的设计决策      6、简化的PCB文档处理流程:在一个单一的,紧密的设计环境中记录所有装配和制造视图,并通过链接的源数据进行一键更新。

    标签: Altium Designer软件下载

    上传时间: 2022-07-22

    上传用户:canderile

  • CH452驱动程序及说明书.rar

    CH452是数码管显示驱动和键盘扫描控制芯片。CH452 内置时钟振荡电路,可以动态驱动8 位数 码管或者64 位LED,具有BCD 译码、闪烁、移位、段位寻址、光柱译码等功能;同时还可以进行64 键的键盘扫描;CH452 通过可以级联的4线串行接口或者2 线串行接口与单片机等交换数据;并且可 以对单片机提供上电复位信号。

    标签: 452 CH 驱动程序

    上传时间: 2013-06-08

    上传用户:奇奇奔奔

  • 基于FPGA技术的高性能AES_CBC算法的实现研究

    AES是美国于2000年10月份确立的高级加密标准,该标准的反馈链路模式AESCBC加密算法,用于在IPSec中替代DESCBC和3DESCBC。 加密是安全数据网络的关键,要保证在公众网上传输的信息不被窃取和偷听,必须对数据进行加密。在不影响网络性能的前提下,快速实现数据加密/解密,对于开发高性能的安全路由器、安全网关等对数据处理速度要求高的通信设备具有重要的意义。 在目前可查询的基于FPGA技术实现AESCBC的设计中,最快的加/解密速度达到700Mbps/400MHZ。商用CPU奔腾4主频3.06,用汇编语言编写程序,全部资源用于加密解密,最快的加密解密速度可以达到1.4Gbps。但根据国外测试结果表明,即使开发的路由器本身就基于高性能的双64位MIPS网络处理器,软件加密解决方案仅能达到路由器所要求的最低吞吐速率600Mbps。 本文首先研究分析了目前几种实现AESCBC的方法有缺点的情况下,在深入研究影响硬件快速实现AESCBC难点基础上,设计出一种适应于报文加密解密的硬件快速实现AESCBC的方案,在设计中采用加密解密和密钥展开并行工作,实现了在线提供子密钥。在解密中采用了双队列技术,实现了报文解密和子密钥展开协调工作,提高了解密速度。 本文在quartus全面仿真设计方案的基础上,全面验证了硬件实现AESCBC方案的正确性,全面分析了本设计加密解密的性能。并且针对设计中的流水线效率低的问题,提出改善流水线性能的方案,设计出报文级并行加密解密方案,并且给出了硬件实现VPN的初步方案。实现了单一模块加密速度达到1.16Gbps,单一模块解密速度达到900Mbps,多个模块并行工作加密解密速度达到6.4Gbps。 论文最后给出了总结与展望。目前实现的AESCBC算法,只能通过仿真验证其功能的正确性,还需要下载到芯片上做进一步的验证。要用硬件实现整个IPSec,还要进一步开发基于FPGA的技术。总之,为了适应路由器发展的需求,还有很多技术需要研究。

    标签: AES_CBC FPGA 性能 实现研究

    上传时间: 2013-05-29

    上传用户:wangzhen1990

  • Quaturs_Crack_10.0_SP1_Windows

    首先安装Quartus II 10.0 SP1(默认是32/64-Bit一起安装):此软件在Windows XP和Windows 7的32/64位操作系统下都验证过了,没有问题!Windows Vista 32/64因为微软都放弃了,所以没有验证,理论上应该可以正常使用。

    标签: Quaturs_Crack Windows 10.0 SP

    上传时间: 2013-04-24

    上传用户:ruan2570406

  • Altera-jtag0

    首先安装Quartus II 10.0 SP1(默认是32/64-Bit一起安装):此软件在Windows XP和Windows 7的32/64位操作系统下都验证过了,没有问题!Windows Vista 32/64因为微软都放弃了,所以没有验证,理论上应该可以正常使用。

    标签: Altera-jtag

    上传时间: 2013-04-24

    上传用户:hhkpj

  • 单总线多点温度测量系统(DS18B20)

    主要在于在系统启动时能利用二叉树搜索算法自动扫描单总线上的多个DS18B20,并提取它们各自的64位的ROM-ID号!通过这些ID号,就能对单总线上的多个DS18B20分别进行驱动了。每一行都有详细的标注,决对能节约你的程序阅读时间。单片机是51系列哈。如果有不明白的,请加QQ:278742825

    标签: 18B B20 DS 18

    上传时间: 2013-04-24

    上传用户:star_in_rain

  • progisp下载器及USBasp驱动

    AVR/51 progisp下载器及其USBasp驱动(包含xp/win7 32/64位)

    标签: progisp USBasp 下载器 驱动

    上传时间: 2013-07-17

    上传用户:waizhang

  • Cadence Allegro 16.6破解Crack+高速下载+教程 Win7下可用

    最新Cadence Allegro 16.6破解版,Windows 7下32位和64位,经实际测试,顺利运行,请仔细阅读安装说明。 后面附有高速百度网盘下载链接,压缩包中包括破解文件及安装说明,下面 Cadence16.6的版本个人感觉值得更新,有很多更新真心很实用很强大,但最重要的Display net names的功能的加入实在是感激涕零啊,因为当初从AD转到Cadence16.3时最不习惯的就是PCB上木有NET显示啊... 小弟win7安装时破解方法如下: 具体的步骤: 1、安装licensemanager,问license时,单击cancel,然后finish. 2、接下来安装cadence的product,即第二项,直到结束. 3、在任务管理器中确认一下是否有这两个进程,有就结束掉,即cdsNameServer.exe和cdsMsgServer.exe,没有就算了.(电脑开机没运行过Cadence软件就不用执行这一步). 5、把破解文件夹crack中LicenseManager文件夹下的pubkey、pubkey.exe和lLicenseManagerPubkey.bat放到Cadence\\LicenseManager目录下并运行lLicenseManagerPubkey.bat (如果是WIN764位操作系统请把cdslmd.exe文件复制到Cadence\\LicenseManager目录下覆盖原文件。其他操作系统不用,直接下一步) 6、把破解文件夹crack里crack\\SPB_16.6\\tools的pubkey、pubkey.exe和Tools.bat放到Cadence\\SPB_16.6\\tools目录下并运行Tools.bat (注意看一下DOS窗口会不会一闪而过,如果运行差不多一分钟就说明破解成功) 7、打开破解文件夹crack里LicGen文件夹,然后双击licgen.bat生成新的license.lic,习惯上把这license文件拷到桌面上放着. 8.在电脑开始菜单中的程序里找到cadence文件夹,点开再点开License Manager,运行License servers configuration Unilily,弹出的对话框中点browes...指向第7步拷贝到桌面上的license.lic,打开 它(open)再点下一步(next),将Host Name项中主机名改成你的电脑系统里的主机名(完整的计算机名称),然后点下一步按界面提示直到完成第7步. 9.在电脑开始菜单中的程序里找到cadence文件夹(windows7下),点开再点开,运行License client configuration Unility,填入5280@(你的主机名),点下一步(next),最后点finish,完成这第8步. 10.在电脑开始菜单中的程序里找到cadence文件夹(windows7下),点开再点开,运行Lm Tools,点Config Services项,Path to the license file项中,点Browes指向c:\\cadence\\License Manager\\license.dat(如果看不见icense.dat,请在类型中下拉选择DAT类型),打开它 (open)再点Save Service.然后启动一下服务。到此,破解完成. 11、如果以上步骤都完成了,打开软件提示找不到证书,请打开环境变量,用户变量中看看 CDS_LIC_FILE 变量值是否为 5280@(你的主机名),如果没 CDS_LIC_FILE变量名,请添加一个变量。变量名为CDS_LIC_FILE 变量值为 5280@(你的主机名) 12. 64位操作系统,软件破解完请把cdslmd.exe文件复制到Cadence\\LicenseManager目录下覆盖原文件。 附我用的破解文件,希望给win7安装不成功的有点帮助

    标签: Cadence Allegro Crack 16.6

    上传时间: 2013-07-23

    上传用户:hope025

  • Hyperlynx仿真应用:阻抗匹配

    Hyperlynx仿真应用:阻抗匹配.下面以一个电路设计为例,简单介绍一下PCB仿真软件在设计中的使用。下面是一个DSP硬件电路部分元件位置关系(原理图和PCB使用PROTEL99SE设计),其中DRAM作为DSP的扩展Memory(64位宽度,低8bit还经过3245接到FLASH和其它芯片),DRAM时钟频率133M。因为频率较高,设计过程中我们需要考虑DRAM的数据、地址和控制线是否需加串阻。下面,我们以数据线D0仿真为例看是否需要加串阻。模型建立首先需要在元件公司网站下载各器件IBIS模型。然后打开Hyperlynx,新建LineSim File(线路仿真—主要用于PCB前仿真验证)新建好的线路仿真文件里可以看到一些虚线勾出的传输线、芯片脚、始端串阻和上下拉终端匹配电阻等。下面,我们开始导入主芯片DSP的数据线D0脚模型。左键点芯片管脚处的标志,出现未知管脚,然后再按下图的红线所示线路选取芯片IBIS模型中的对应管脚。 3http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友点OK后退到“ASSIGN Models”界面。选管脚为“Output”类型。这样,一样管脚的配置就完成了。同样将DRAM的数据线对应管脚和3245的对应管脚IBIS模型加上(DSP输出,3245高阻,DRAM输入)。下面我们开始建立传输线模型。左键点DSP芯片脚相连的传输线,增添传输线,然后右键编辑属性。因为我们使用四层板,在表层走线,所以要选用“Microstrip”,然后点“Value”进行属性编辑。这里,我们要编辑一些PCB的属性,布线长度、宽度和层间距等,属性编辑界面如下:再将其它传输线也添加上。这就是没有加阻抗匹配的仿真模型(PCB最远直线间距1.4inch,对线长为1.7inch)。现在模型就建立好了。仿真及分析下面我们就要为各点加示波器探头了,按照下图红线所示路径为各测试点增加探头:为发现更多的信息,我们使用眼图观察。因为时钟是133M,数据单沿采样,数据翻转最高频率为66.7M,对应位宽为7.58ns。所以设置参数如下:之后按照芯片手册制作眼图模板。因为我们最关心的是接收端(DRAM)信号,所以模板也按照DRAM芯片HY57V283220手册的输入需求设计。芯片手册中要求输入高电平VIH高于2.0V,输入低电平VIL低于0.8V。DRAM芯片的一个NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信号(不长于3ns):按下边红线路径配置眼图模板:低8位数据线没有串阻可以满足设计要求,而其他的56位都是一对一,经过仿真没有串阻也能通过。于是数据线不加串阻可以满足设计要求,但有一点需注意,就是写数据时因为存在回冲,DRAM接收高电平在位中间会回冲到2V。因此会导致电平判决裕量较小,抗干扰能力差一些,如果调试过程中发现写RAM会出错,还需要改版加串阻。

    标签: Hyperlynx 仿真 阻抗匹配

    上传时间: 2013-11-05

    上传用户:dudu121

  • autocad 2012 官方简体中文版下载

    AutoCAD是美国Autodesk公司首次于1982年生产的自动计算机辅助设计软件,用于二维绘图、详细绘制、设计文档和基本三维设计。Autodesk公司借助世界领先的二维和三维设计软件之一--AutoCAD ,软件中强大、灵活的功能,实现卓越的设计和造型。 AutoCAD 2012特点: (1)具有完善的图形绘制功能。 (2)有强大的图形编辑功能。 (3)可以采用多种方式进行二次开发或用户定制。 (4)可以进行多种图形格式的转换,具有较强的数据交换能力。 (5)支持多种硬件设备。 (6)支持多种操作平台。 (7)具有通用性、易用性,适用于各类用户此外,从AutoCAD2000开始,该系统又增添了许多强大的功能,如AutoCAD设计中心(ADC)、多文档设计环境。 AutoCAD 2012官方简体中文正式版安装说明: 1.启动安装 Autodesk AutoCAD 2012 2.输入AutoCAD安装序列号: 666-69696969, 667-98989898, 400-45454545 3.输入AutoCAD密匙: 001D1 4.完成安装,重启AutoCAD。 5.点击激活按钮之前 你有两个选择: a)禁用您的网络或拔掉网线; b)点击激活后它会告诉您,您的序列号是错误的,这时点击上一步等一会再点击激活即可。 选择了a或b后看下一步。 6.在激活界面中选择我拥有一个Autodesk激活码 7.一旦到了激活屏幕:启动注册机如果你是32位的请启用32位的注册机如果是64位的请启动64位的注册机。 8.先粘贴激活界面的申请号至注册机中的Request中, 9.点击Generate算出激活码,在注册机里点Mem Patch键,否则无法激活,提示注册码不正确。 10.最后复制Activation中的激活码至“输入激活码”栏中,并点击下一步,即会提示激活成功。

    标签: autocad 2012 简体中文

    上传时间: 2013-11-16

    上传用户:zxh122