搜索结果
找到约 6 项符合
5ns 的查询结果
按分类筛选
学术论文 FPGA可配置端口电路的设计.rar
可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设 ...
学术论文 基于FPGA的多路脉冲时序控制电路设计与实现.rar
在团簇与激光相互作用的研究中和在团簇与加速器离子束的碰撞研究中,需要对加速器束流或者激光束进行脉冲化与时序同步,同时用于测量作用产物的探测系统如飞行时间谱仪(TOF)等要求各加速电场的控制具有一定的时序匹配。在整个实验中,需要用到符合要求的多路脉冲时序信号控制器,而且要求各脉冲序列的周期、占空比、重复频 ...
学术论文 FPGA可配置端口电路的设计
可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设 ...
可编程逻辑 通用阵列逻辑GAL实现基本门电路的设计
通用阵列逻辑GAL实现基本门电路的设计
一、实验目的
1.了解GAL22V10的结构及其应用;
2.掌握GAL器件的设计原则和一般格式;
3.学会使用VHDL语言进行可编程逻辑器件的逻辑设计;
4.掌握通用阵列逻辑GAL的编程、下载、验证功能的全部过程。
二、实验原理
1. 通用阵列逻辑GAL22V10
通用阵列逻辑GAL是由可编程的与阵列、固定( ...
通讯/手机编程 高斯一阶导数生成的UWB单脉冲信号
高斯一阶导数生成的UWB单脉冲信号,脉冲宽度为0.5ns
技术资料 一博科技PCB设计指导书VER1.0. 66页
一博科技PCB设计指导书VER1.0. 66页常见信号介绍  1.1 数字信号  1.1.1 CPU 常称处理器,系统通过数据总线、地址总线、控制总线实现处理器、控制芯片、存 储器之间的数据交换。  地址总线:ADD* (如:ADDR1)  数据总线:D* (如:SDDATA0)  控制总线:读写信号(如:WE_N),片选信号(如:SDC ...