50mhz

共 58 篇文章
50mhz 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 58 篇文章,持续更新中。

6位8段数码管动态显示

难得一见的8段数码管动态显示完整资料,基于50MHz系统时钟实现分频控制,确保显示无闪烁、无阴影。适用于数字电路与嵌入式开发实践,技术细节详实可直接复用。

高性能通用H.264/AVC变换编码的硬件结构设计

·摘 要:为了在硬件设计时保证实时编解码的前提下尽量提高硬件使用率,减少芯片面积,提出了一种可以处理H.264/AVC中所有变换的通用变换编码结构.通过将这几种变换算法化简,并且研究它们之间的相似性,本设计将处理单个变换的结构合并成一个通用变换编码结构.仿真和综合后的结果表明,与其他设计相比,该结构有更小的硬件复杂度,并且在50MHz的频率下就可以达到实时编解码HD1080i(1920×1088@

快速傅立叶变换(FFT)的FPGA实现

随着数字电子技术的发展,数字信号处理的理论和技术广泛的应用于通讯、语音处理、计算机和多媒体等领域。快速傅立叶变换(FFT)使离散傅立叶变换的运算时间缩短了几个数量级,在数字信号处理领域被广泛应用。FFT已经成为现代信号处理的重要手段之一。 现场可编程门阵列(FPGA)是近年来迅速发展起来的新型可编程器件。随着它的不断应用和发展,也使电子设计的规模和集成度不断提高。同时基于FPGA实现FFT的设计方

高速PCB设计介绍

随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事 100MHZ 以<BR>上的电路设计,总线的工作频率也已经达到或者超过50MHZ,有的甚至超过100MHZ。<BR>目前约50% 的设

快速傅立叶变换(FFT)的FPGA实现.rar

随着数字电子技术的发展,数字信号处理的理论和技术广泛的应用于通讯、语音处理、计算机和多媒体等领域。快速傅立叶变换(FFT)使离散傅立叶变换的运算时间缩短了几个数量级,在数字信号处理领域被广泛应用。FFT已经成为现代信号处理的重要手段之一。 现场可编程门阵列(FPGA)是近年来迅速发展起来的新型可编程器件。随着它的不断应用和发展,也使电子设计的规模和集成度不断提高。同时基于FPGA实现FFT的设计方

Adaboost算法并行硬件架构研究与FPGA验证.rar

人脸检测是机器视觉的重要组成部分,广泛应用于人机交互,视频监控等领域。如何在嵌入式系统上实现实时人脸检测是一项非常有研究价值的课题。基于Adaboost 算法的级联人脸检测方案检测速率快,检出率高,该算法将分类器分成若干级,只有通过所有分类器才能判定为人脸。通过将特征数量少的分类器放在前面,迅速排除大部分非人脸区域,在不影响检测精度的情况下,可显著提高检测速度。 但是该算法需要存取的数据量大,计算

基于正规基的椭圆曲线密码机制研究与FPGA实现.rar

随着通信技术的发展,越来越多的嵌入式设备开始带有上网功能,因此互联网的安全问题可能会在嵌入式设备中出现。椭圆曲线密码机制是一种高安全性的公钥密码机制,尤其是基于正规基的椭圆曲线密码机制,在有限域上有高效的运算法则。所以对基于正规基的椭圆曲线密码机制的研究和实现就具有重大的意义。 本文在深入分析基于正规基的有限域运算和椭圆曲线域运算的基础上,结合椭圆曲线数字签名算法,提出了一种应用于嵌入式设备的椭圆

基于高性能FPGA应用的DLL研究与设计实现.rar

随着超大规模、高速集成电路的飞速发展,数字系统的集成度越来越高,运算速度越来越快。在高密度FPGA中,芯片上时钟的分布质量变得越来越重要。时钟延时和时钟偏斜已成为影响系统性能的重要因素。延迟锁相环作为FPGA时钟网络中的重要组成部分,可以降低时钟偏斜,为系统提供时钟同步锁相等一系列功能,满足FPGA的各种时序需要。 为了有效消除FPGA芯片内的时钟延时,减小时钟偏斜,本文研究设计了基于FPGA的全

自适应算术编码器的FPGA实现.rar

多媒体技术的发展,对图像处理速度的要求越来越高。图像压缩编码是图像处理中很重要的一方面。在图像压缩编码算法和标准发展的同时,标准和算法的复杂性也提高了,这样软件实现的实时性就很低。自适应算术编码就是JPEG2000图像压缩中编码处理速度的瓶颈。尽管计算机技术已得到快速发展,但仍不能满足实时性的要求。FPGA是一种实时性比较好的实现工具,因为它是一种全硬件的结构,具有完全的并行性,且处理速度很快快。

基于FPGA的1024点流水线工作方式的FFT实现

本文主要研究基于FPGA的高速流水线工作方式的FFT实现。围绕这个目标利用Xilinx公司VIRTEX_Ⅱ系列FPGA,及其提供的ISE设计工具、modelsim仿真工具、Synplify综合工具及MATLAB,完成了流水线工作方式的FFT中基于每一阶运算单元的高效复数乘法器的设计、各阶控制单元的设计、数据存储器的设计,从而完成1024点流水线工作方式的FFT,达到工作在50MHZ时钟频率的设计要

NuMicro M0518 技术参考手册

NuMicro M0518 系列是内嵌 ARM® Cortex™-M0 内核的 32 位微控制器,最高可运行到50MHz,内建36K/68K字节的Flash,8K字节的SRAM以及用来存储升级代码的 4K LDROM。另外还有丰富的外设接口,例如:定时器,看门狗,窗口式看门狗,UART,SPI, I2C,PWM,GPIO,LIN 总线,800KSPS高速的 12 位 ADC,低压复位,掉电侦测等

选择基础示波器的 10 个因素

基础示波器是获得信号,调试电路或检查信号质量的窗口。它们一般拥有 50MHz ~ 200 MHz 的带宽,几乎用于每个设计实验室、教育实验室、服务中心和制造车间中。 不管您每月购买一台新示波器,还是每五年购买一台新示波器,本指南都可让您迅速了解多个关键因素,确定基础示波器是否适合您手边的工作。

MINI58ZDE数据手册

MINI58ZDE数据手册 高性价比:32位的,50MHZ ARM Cortex-M0内核的MCU 特点: 单时钟周期的32*32乘法器。 内置高精度RC时钟振荡器,可省掉晶振。 32位的,50MHZ ARM Cortex-M0, 2.5-5.5V供电, 模拟比较器, 4KB RAM,32KB Flash,大小可配置的DataFlash,相

无线充电设计方案

<p>无线充电设计方案:技术指标包括:</p><p>&nbsp;1、智能电源传输控制;</p><p>&nbsp;2、5V DC 供电,符合Qi A5 和A11 标准;</p><p>&nbsp;3、主控芯片 Nuvoton M054ZDN,主频可达50MHz PWM 分辨率可达1/25Mhz;</p><p>&nbsp;4、LED 灯作为充电指示;</p><p>&nbsp;5、最大输出效率:74%;6

ISO120X与220X隔离芯片资料替代ADI, TI, Sillicon Lab

<p>ISO120X与220X隔离芯片资料替代ADI, TI, &nbsp;&nbsp;Sillicon Lab</p><p><br/></p><p>ISO12XX ,ISO2XX 隔离芯片兼容国外芯片,有UL证书 差异是ISO12XX 是高性能,速度快,延时低,ISO22XX 是低功耗。</p><p>主要是替换: 隔离电压 AC &nbsp;3000V及以下 ,2路 ,SOIC-8 封装 ,pi

利用Cadence Allegro PCB SI进行SI仿真分析

<p>高速电路有两个方面的含义,一是频率高,通常认为数字电路的频率达到或是超45MHZ至50MHZ,而且工作在这个频率之上的电路已经占到了整个系统的三分之一,就称为高速电路:二是从信号的上升与下降时间考虑,当信号的上升时小于6倍信号传输延时时即认为信号是高速信号’。</p><p>此时考虑的与信号的具体频率无关.高速PCB的出现将对硬件人员提出更高的要求,仅仅依靠自己的经验去布线,会顾此失彼,造成研

Spartan-3E中文用户指南

<p>Chapter 1:Introduction and Overview&nbsp;</p><p>Chapter 2:Switches,Buttons,and Knob 开关按钮</p><p>Chapter 3:Clock Sources 时钟脉冲源</p><p>Chapter 4:FPGA Configuration Options 配置</p><p>Chapter 5:Character

致象尔微TG401数据手册

<p>特点:</p><p>o ARM® Cortex®-M4 CPU 平台</p><p>o 高达150MHz 的高性能Cortex®-M4 处理器</p><p>o 集成FPU 和MPU</p><p>o 内存</p><p>o 512KB 片上SRAM</p><p>o 2KB 至512KB 可编程保持存储区</p><p>o 闪存</p><p>o 1MB 集成闪存</p><p>o 原地执行NOR 闪存接

Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程

<p>Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程</p><p><br/></p><p>Cyclone IV EP4CE15核心板主要特征参数如下所示:</p><p>➢ 主控FPGA:EP4CE15F23C8N;</p><p>➢ 主控FPGA外部时钟源频率:50MHz;</p><p>➢ EP4CE15F23C8N芯片内部自带丰富的Block R

Artix-7 XC7A35T-DDR3开发板资料硬件参考设计

<p>Artix-7 XC7A35T-DDR3开发板资料硬件参考设计资料</p><p><br/></p><p>QM_ XC7A35T开发板主要特征参数如下所示:</p><p> 主控FPGA:XC7A35T-1FTG256C;</p><p> 主控FPGA外部时钟源频率:50MHz;</p><p> XC7A35T-1FTG256C芯片内部自带丰富的Block RAM资源,达到了1,800kb;<