高速DAC

共 78 篇文章
高速DAC 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 78 篇文章,持续更新中。

ADI技术指南合集之射频

ADI技术指南合集(第一版)射频及高速器件,

AD7292 DAC禁用功能时序

<div> AD7292是一款单芯片解决方案,集外部器件的通用模拟信号监控和控制所需的全部功能于一体。

简单的多输出范围16位DAC设计

<p> &nbsp;</p> <div> Precision 16-bit analog outputs with softwareconfigurableoutput ranges are often needed in industrialprocess control equipment, analytical and scientificinstruments and automati

高速电路设计与实现

通常认为如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),就称为高速电路。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120425150924135.jpg" /><br />

带有增益提高技术的高速CMOS运算放大器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流

华为《高速数字电路设计教材》

华为《高速数字电路设计教材》

常用D/A转换器和A/D转换器介绍

<p>   常用D/A转换器和A/D转换器介绍</p> <p>   下面我们介绍一下其它常用D/A转换器和 A/D 转换器,便于同学们设计时使用。</p> <p>   1. DAC0808</p> <p>   图 1 所示为权电流型 D/A 转换器 DAC0808 的电路结构框图。用 DAC0808 这类器件构 成的 D/A转换器,需要外接运算放大器和产生基准电流用的电阻。DAC0808

双通道通用精密运算放大器评估板

<div> EVAL-PRAOPAMP-2R/2RU/2RM评估板支持采用SOIC、TSSOP和MSOP封装的双运算放大器。它能以不同的应用电路和配置为用户提供多种选择和广泛的灵活性。该评估板不是为了用于高频器件或高速放大器。但是,它为用户提供了不同电路类型的多种组合,包括有源滤波器、仪表放大器、复合放大器,以及外部频率补偿电路。本应用笔记会给出几个应用电路的例子。<br /> <img al

MT-016 DAC基本架构III:分段DAC

当我们需要设计一个具有特定性能的DAC时,很可能没有任何一种架构是理想的。这种情况下,可以将两个或更多DAC组合成一个更高分辨率的DAC,以获得所需的性能。这些DAC可以是同一类型,也可以是不同类型,各DAC的分辨率无需相同

MT-017 过采样插值DAC

过采样和数字滤波有助于降低对ADC前置的抗混叠滤波器的要求。重构DAC可以通过类似的方式运用过采样和插值原理。

MT-018 有意为之的非线性DAC

通常,我们都是在强调数据转换器中保持良好微分和积分线性度的重要性。不过,在一些 情况下,有意为之的非线性ADC和DAC(但保持良好的微分线性度)会非常有用,尤其是在 处理具有宽动态范围的信号时。

AN-835高速ADC测试和评估

<div> 本应用笔记将介绍ADI公司高速转换器部门用来评估高速ADC的特征测试和生产测试方法。本应用笔记仅供参考,不能替代产品数据手册<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-130R11P346227.jpg" style="width: 311px; height: 352px; " />

MT-009 数据转换器代码——您能解译这些代码吗?

模数转换器(ADC)将模拟量——现实世界中绝大部分现象的特征——转换为数字语言,以便用于信息处理、计算、数据传输和控制系统。数模转换器(DAC)则用于将发送或存储的数据,或者数字处理的结果,再转换为现实世界的变量,以便控制、显示信息或进一步进行模拟处理

5 Gsps高速数据采集系统的设计与实现

<p> <span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数

MT-019 DAC接口基本原理

本教程概述与内置基准电压源、模拟输出、数字输入和时钟驱动器的DAC接口电路相关的 一些重要问题。由于ADC也需要基准电压源和时钟,因此本教程中与这些主题相关的大多 数概念同样适用于ADC。

ADC_DAC应用设计宝典大全

ADC_DAC应用设计

高速放大器技术

<p> &nbsp;</p> <div> This publication represents the largest LTC commitmentto an application note to date. No other application noteabsorbed as much effort, took so long or cost so much.This level o

紧凑式高速贴片机XP-142E/XP-143E系统手册

紧凑式高速贴片机XP-142E/XP-143E系统手册

黑魔书(逻辑门的高速特性)pdf下载

在数字设备的设计中,功耗、速度和封装是我们主要考虑的3个问题,每位设计者都希望<BR>功耗最低、速度最快并且封装最小最便宜,但是实际上,这是不可能的。我们经常是从各种型号<BR>规格的逻辑芯片中选择我们需要的,可是这些并不是适合各种场合的各种需要。<BR>当一种明显优于原来产品的新的技术产生的时候,用户还是会提出各方面设计的不同需<BR>求,因此所有的逻辑系列产品实际上都是功耗、速度与封装的一种折

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性