高速逻辑

共 68 篇文章
高速逻辑 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 68 篇文章,持续更新中。

一种增益增强型套筒式运算放大器的设计

设计了一种用于高速ADC中的全差分套筒式运算放大器.从ADC的应用指标出发,确定了设计目标,利用开关电容共模反馈、增益增强等技术实现了一个可用于12 bit精度、100 MHz采样频率的高速流水线(Pipelined)ADC中的运算放大器.基于SMIC 0.13 μm,3.3 V工艺,Spectre仿真结果表明,该运放可以达到105.8 dB的增益,单位增益带宽达到983.6 MHz,而功耗仅为2

贴片胶与滴胶工艺

表面贴片胶(SMA,surface mount adhesives)用于波峰焊接和回流焊接,以保持组件在印刷电路<BR>板(PCB)上的位置,确保在装配线上传送过程中组件不会丢失。<BR>PCB装配中使用的大多数表面贴片胶(SMA)都是环氧树脂(epoxies),虽然还有聚丙烯(acrylics)用于特殊的用途。在高速滴胶系统引入和电子工业掌握如何处理货架寿命相对较短的产品之后,环氧树脂已成为世界

ARBOR彩票机解决方案

<P><FONT style="BACKGROUND-COLOR: #cbe9cf">随着我国社会经济的高速发展,各项体育活动和福利事业受到人们越来越多的关注和重视,为筹集社会公交资金,推动发展公益事业,体育和福利彩票先后应运而生.</FONT></P>

采用归零法的N进制计数器原理

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">计数器是一种重要的时序逻辑电路,广泛应用于各类数字系统中。介绍以集成计数器74LS161和74LS160为基础,用归零法设计N进制计数器的原理与步骤。用此方法设计了3种36进制计数器,并用Multisim10软件进行仿

实现UXGA解决方案的双通道AD9981设计准则

<div> 借助AD9981,利用一种双芯片&ldquo;乒乓&rdquo;配置可以实现超过110 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9981设计有多种实现方式。本应用笔记旨在让用户了解在实现这种配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求和最高速率要求等。<br /> <img alt=""

74HC系列通用逻辑电路功能表

74HC系列通用逻辑电路功能

高速数字电路设计-华为

高速数字电路设计,实用

SMT生产线贴片机负荷均衡优化

摘要:采用表面组装技术(surface mountt echnology,SMT)进行印制板级电子电路组装是当代组装技术发展的主流。典型的SMT生产线是由高速机和多功能机串联而成,印制电路板(printed circuit board,PCB)上的元器件在贴片机之间的负荷均衡优化问题是SMT生产调度的关键问题。以使贴片时间与更换吸嘴时间之和最大的工作台生产时间最小化为目标构建了负荷均衡模型,开发了