高速通信
共 89 篇文章
高速通信 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 89 篇文章,持续更新中。
ADI技术指南合集之射频
ADI技术指南合集(第一版)射频及高速器件,
高增益K波段MMIC低噪声放大器
<p>
</p>
<div>
基于0.25gm PHEMT工艺,给出了两个高增益K 波段低噪声放大器.放大器设计中采用了三级级联增加栅宽的电路结构,通过前级源极反馈电感的恰当选取获得较高的增益和较低的噪声;采用直流偏置上加阻容网络,用来消除低频增益和振荡;三级电路通过电阻共用一组正负电源,使用方便,且电路性能较好,输入输出驻波比小于2.0;功率增益达24dB;噪声系数小于3.5dB
高速电路设计与实现
通常认为如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),就称为高速电路。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120425150924135.jpg" /><br />
带有增益提高技术的高速CMOS运算放大器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流
华为《高速数字电路设计教材》
华为《高速数字电路设计教材》
双通道通用精密运算放大器评估板
<div>
EVAL-PRAOPAMP-2R/2RU/2RM评估板支持采用SOIC、TSSOP和MSOP封装的双运算放大器。它能以不同的应用电路和配置为用户提供多种选择和广泛的灵活性。该评估板不是为了用于高频器件或高速放大器。但是,它为用户提供了不同电路类型的多种组合,包括有源滤波器、仪表放大器、复合放大器,以及外部频率补偿电路。本应用笔记会给出几个应用电路的例子。<br />
<img al
基于能量检测的频谱感知方法研究
认知无线电是一种用于提高无线通信频谱利用率的新的智能技术,检测频谱空穴是否存在是实现认知无线电的前提和关键技术之一。首先简述认知无线电的背景和概念, 针对认知无线电的频谱感知功能,介绍了基于能量检测的频谱检测方法,并在Matlab环境下进行了仿真实验, 比较在相同的虚警概率情况下的检测概率与信噪比的关系。仿真实验结果表明,在相同的虚警概率时,当信噪比大的时候,检测概率越大。<br />
<br /
基于采用分立元件设计的LC谐振放大器的设计方案
<span id="LbZY">介绍了基于采用分立元件设计的LC谐振放大器的设计方案与实现电路, 可用于通信接收机的前端电路,主要由衰减器、谐振放大器、AGC电路以及电源电路四部分组成。通过合理分配各级增益和多种措施提高抗干扰性,抑制噪声,具有中心频率容易调整、稳定性高的特点。电路经实际电路测试表明具有低功耗、高增益和较好的选择性。<br />
<img alt="" src="http://dl
基于ADuC7061的高精度PLC模拟前端设计
<span id="LbZY">针对于工业PLC模拟信号的采集和输出,本文提出了一种基于ADuC7061的高精度模拟前端设计方案。该系统支持双通道的PLC模拟信号输入并提供一路PLC标准电流输出。该系统在-10~70 范围内达到0.2%的电压测量精度和0.2%的电流输出精度。硬件部分以ADuC7061作为测量和控制核心,配合外围模拟调理电路完成模拟信号的调理、检测和输出,并通过隔离的SPI进行数据
AN-835高速ADC测试和评估
<div>
本应用笔记将介绍ADI公司高速转换器部门用来评估高速ADC的特征测试和生产测试方法。本应用笔记仅供参考,不能替代产品数据手册<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-130R11P346227.jpg" style="width: 311px; height: 352px; " />
ADP1047_ADP1048的先进功率计量功能
<div>
能源成本不断提高,推动数据中心和其它相关的计算业务寻找全方位的智能电源管理策略。此类策略的实现要求准确采集包括电源在内的所有各级的功耗数据。如今,数字通信技术和智能电源简化了这项任务,但要实现精确的电能计量,仍然存在一些实际的挑战,因为电源(除少数例外)不是测量设备。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/82901
5 Gsps高速数据采集系统的设计与实现
<p>
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数
高速放大器技术
<p>
</p>
<div>
This publication represents the largest LTC commitmentto an application note to date. No other application noteabsorbed as much effort, took so long or cost so much.This level o
紧凑式高速贴片机XP-142E/XP-143E系统手册
紧凑式高速贴片机XP-142E/XP-143E系统手册
MT-011 找出那些难以琢磨、稍纵即逝的ADC闪码和亚稳状态
数字通信系统设计关注的一个主要问题是误码率(BER)。ADC噪声对系统BER的影响可以分析得出,但前提是该噪声须为高斯噪声。遗憾的是,ADC可能存在非高斯误码,简单分析根本无法预测其对BER的贡献。在数字示波器等仪表应用中,误码率也可能造成问题,尤其是当器件工作于“单发”模式时,或者当器件尝试捕获偶尔出现的瞬变脉冲时。误码可能被误解为瞬变脉冲,从而导致错误的结果。本指南介绍
黑魔书(逻辑门的高速特性)pdf下载
在数字设备的设计中,功耗、速度和封装是我们主要考虑的3个问题,每位设计者都希望<BR>功耗最低、速度最快并且封装最小最便宜,但是实际上,这是不可能的。我们经常是从各种型号<BR>规格的逻辑芯片中选择我们需要的,可是这些并不是适合各种场合的各种需要。<BR>当一种明显优于原来产品的新的技术产生的时候,用户还是会提出各方面设计的不同需<BR>求,因此所有的逻辑系列产品实际上都是功耗、速度与封装的一种折
时钟分相技术应用
<p>
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br />
关键词: 时钟分相技术; 应用<br />
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203<br />
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br />
性能。尤其现代电子系统对性
TLC5510应用
8位高速AD转换器TLC5510的应用
高超声速飞行器的轨迹设计与仿真研究
<span id="LbZY">针对高超声速飞行器高速度、高升限、远巡航距离的特点,以高超声速巡航导弹X-43A为研究对象,对其动力学特性进行分析研究,建立飞行轨迹仿真所需要的气动模型、动力模型以及质量模型;并模拟高超声速巡航导弹X-43A试飞试验的飞行轨迹,建立各飞行段弹道仿真模型,构造飞行轨迹并进行仿真验证。仿真结果表明,所得到的轨迹符合高超声速飞行器的实际飞行情况,验证了该轨迹设计方法的可行
基于SMP的高速高精度贴片机并行图像处理
摘要:将基于SMP的多线程并行处理技术应用于贴片机图像处理系统,通过对实验数据的分析,针对SMP系统进行分析,得到了一些关于在SMP系统中进行多线程编程时任务分配和处理器分配方面的结论。<BR>关键词:对称多处理器(SMP);多线程;并行;贴片机;图像处理;