搜索结果

找到约 9,109 项符合 高速转换 的查询结果

单片机开发 MAX197子程序,实现12位AD转换,高精度高速转换

MAX197子程序,实现12位AD转换,高精度高速转换
https://www.eeworm.com/dl/648/236101.html
下载: 96
查看: 1089

模拟电子 AN-835高速ADC测试和评估

本应用笔记将介绍ADI公司高速转换器部门用来评估高速ADC的特征测试和生产测试方法。本应用笔记仅供参考,不能替代产品数据手册
https://www.eeworm.com/dl/571/20192.html
下载: 24
查看: 1034

模拟电子 16位高速模数转换模块的设计及其动态性能测试

本文结合研究所科研项目需要,基于16 位高速ADC 芯片LTC2204,设计了一种满足课题要求的高速度高性能的16 位模数转换板卡方案。该方案中的输入电路和时钟电路采用差分结构,输出电路采用锁存器隔离结构,电源电路采用了较好的去耦措施,并且注重了板卡接地设计,使其具有抗噪声干扰能力强、动态性能好、易实现的特点。 ...
https://www.eeworm.com/dl/571/21133.html
下载: 54
查看: 1053

模拟电子 高速数据转换器评估平台(HSDCEP)用户指南评估

高速数据转换器评估平台(HSDCEP)是基于PC的平台,提供评估Maxim RF数/模转换器(RF-DAC,支持更新速率≥ 1.5Gsps)和Maxim数字上变频器(DUC)的齐全工具。HSDCEP可以在每对数据引脚产生速率高达1.25Gbps的测试码型,支持多达4条并行16位LVDS总线。通过USB 2.0端口将最长64兆字(Mw)、每字16位宽的数据码型装载至HSDCEP存储 ...
https://www.eeworm.com/dl/571/21514.html
下载: 105
查看: 1064

教程资料 基于FPGA的多路高速串并转换器设计

高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISE ...
https://www.eeworm.com/dl/fpga/doc/32712.html
下载: 69
查看: 1115

可编程逻辑 基于FPGA的多路高速串并转换器设计

高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISE ...
https://www.eeworm.com/dl/kbcluoji/40377.html
下载: 111
查看: 1048

Java编程 高速UBB标签,转换引擎性能极高

高速UBB标签,转换引擎性能极高,对全文只扫描一遍,且和UBB标签的种类数量无关,因此可以任意添加新的UBB标签而不必担心性能会下降,容错性非常好
https://www.eeworm.com/dl/633/156183.html
下载: 169
查看: 1060

其他嵌入式/单片机内容 本上传是关于MAXIM公司的模数转换IC芯片MAX114的C语言源代码。MAX114是一种高速A/D集成芯片

本上传是关于MAXIM公司的模数转换IC芯片MAX114的C语言源代码。MAX114是一种高速A/D集成芯片,具有低功耗掉电模式,工作方式可选,转换精度高,速度快,广泛应用于高速DSP,远端数据采集等。
https://www.eeworm.com/dl/687/211466.html
下载: 43
查看: 1049

微处理器开发 针对12位高速模数转换芯片MAX187的读取程序

针对12位高速模数转换芯片MAX187的读取程序
https://www.eeworm.com/dl/655/215400.html
下载: 53
查看: 1168

单片机开发 12位高速数模转换芯片TCL5620驱动程序

12位高速数模转换芯片TCL5620驱动程序
https://www.eeworm.com/dl/648/228443.html
下载: 106
查看: 1115