虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

高速设计

  • 基于单片机高速高精度步进电机控制系统的设计

    任务:设计并制作一个基于单片机高速高精度步进电机控制系统。目标:1)完成单片机控制系统的控制电路、高速、高精度步进电机驱动电路的设计,提供相应的电路原理图、软件源代码;2)提交一份设计报告和实物。

    标签: 单片机 高精度 步进电机 控制系统

    上传时间: 2013-11-10

    上传用户:asdgfsdfht

  • 图像边缘检测高速数字滤波器设计与实现研究

    摘 要:简要介绍了图像边缘检测的基本概念,针对其硬件实现的基本模型进行探讨;分析其关键算术单元,采用了多种优化措施并引入了流水线的设计方法以满足高速应用的要求;提出了3种不同的FIR滤波器实现结构;最终完成FPGA和ASIC设计,对不同结构的实现数据进行比较并给出了结论,实现结果表明该设计可以满足高速系统应用场合。关键词:边缘检测;FIR滤波器;流水线设计;超前进位加法;FPGA

    标签: 图像边缘检测 高速数字 滤波器设计 实现研究

    上传时间: 2014-12-27

    上传用户:xingisme

  • 基于ARM处理器LPC2142的高速数据采集卡设计

    提出了一种基于LPC2142且具有USB (通用串行总线) 接口的高速数据采集卡的设计方案,给出了基于ARM7处理器LPC2142和FPGA芯片的软硬件设计方法,该设计方案解决了高速实时信号与接口总线之间的速度兼容问题。关键词 USB 高速数据采集卡 LabVIEW uC/OS-II 速度兼容

    标签: 2142 ARM LPC 处理器

    上传时间: 2013-11-09

    上传用户:atdawn

  • 基于TMS320C6713和FPGA的高速实时采集系统的设计与实现

    基于TMS320C6713和FPGA的高速实时采集系统的设计与实现

    标签: C6713 320C 6713 FPGA

    上传时间: 2014-12-28

    上传用户:几何公差

  • NiosⅡ和USB接口的高速数据采集卡设计

    基于fpga的高速数据采集卡设计制作

    标签: Nios USB 接口 高速数据

    上传时间: 2014-12-28

    上传用户:cx111111

  • 基于FPGA 的低成本长距离高速传输系统的设计与实现

    为解决目前高速信号处理中的数据传输速度瓶颈以及传输距离的问题,设计并实现了一种基于FPGA 的高速数据传输系统,本系统借助Altera Cyclone III FPGA 的LVDS I/O 通道产生LVDS 信号,稳定地完成了数据的高速、远距离传输。系统所需的8B/10B 编解码、数据时钟恢复(CDR)、串/并行转换电路、误码率计算模块均在FPGA 内利用VHDL 语言设计实现,大大降低了系统互联的复杂度和成本,提高了系统集成度和稳定性。

    标签: FPGA 高速传输

    上传时间: 2013-10-30

    上传用户:zhishenglu

  • 基于FPGA的高速电路设计与仿真

    现代数字信号处理从视频扩展到了中频甚至射频,针对要求信号处理的处理速度越来越高、传输速率越来越快等特点,给出了一款使用高性能FPGA、DAC以及经先进的PCB设计工具设计、仿真的高速信号处理模块,实现了对高速信号的实时接收和处理。关键词:数字信号处理; 高速电路; FPGA;设计与仿真

    标签: FPGA 高速电路 仿真

    上传时间: 2013-10-21

    上传用户:wendy15

  • 基于FPGA的多路高速串并转换器设计

    高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800 Mbit/ s 输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。关键词:串并转换;现场可编程逻辑阵列;Xilinx ; ISERDES

    标签: FPGA 多路 串并转换

    上传时间: 2013-11-03

    上传用户:王小奇

  • 一种点对点高速通信控制器的设计与实现

    为了提高CPU模块之间的点对点通信速率,通过对以太网控制器MAC的研究,设计出一种点对点高速通信控制器。该控制器是基于媒体无关接口MII和以太网收发器的点对点高速通信控制器。利用VHDL语言编写该控制器的相关代码,使用MAXPLUSⅡ对该控制器的数据发送和数据接收进行仿真,并在实验室样机上进行实现。仿真结果和实验结果表明这种点对点高速通信控制器的设计方法是可行的。

    标签: 点对点 控制器 高速通信

    上传时间: 2013-11-09

    上传用户:zhangxin

  • 基于多DSP的高速通用并行处理系统研究与设计

     介绍了一种基于多DSP的并行处理系统设计与实现,以及其在分布式雷达组网航迹融合中的实际应用。重点介绍了该系统由1块系统主板和4块TS201处理板卡组成的原理和结构,即系统内主板与处理板卡的板级并行设计、单块板卡多DSP并行结构的设计、板级间,单块板卡内传输通道的设计。通过具体应用说明,该多DSP并行处理系统充分体现了航迹融合的实时、高速特性,作为硬件处理平台具备高速、通用的特点。

    标签: DSP 并行处理 系统研究

    上传时间: 2014-09-01

    上传用户:671145514