高速移动接收

共 85 篇文章
高速移动接收 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 85 篇文章,持续更新中。

黑魔书(逻辑门的高速特性)pdf下载

在数字设备的设计中,功耗、速度和封装是我们主要考虑的3个问题,每位设计者都希望<BR>功耗最低、速度最快并且封装最小最便宜,但是实际上,这是不可能的。我们经常是从各种型号<BR>规格的逻辑芯片中选择我们需要的,可是这些并不是适合各种场合的各种需要。<BR>当一种明显优于原来产品的新的技术产生的时候,用户还是会提出各方面设计的不同需<BR>求,因此所有的逻辑系列产品实际上都是功耗、速度与封装的一种折

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性

TLC5510应用

8位高速AD转换器TLC5510的应用

高超声速飞行器的轨迹设计与仿真研究

<span id="LbZY">针对高超声速飞行器高速度、高升限、远巡航距离的特点,以高超声速巡航导弹X-43A为研究对象,对其动力学特性进行分析研究,建立飞行轨迹仿真所需要的气动模型、动力模型以及质量模型;并模拟高超声速巡航导弹X-43A试飞试验的飞行轨迹,建立各飞行段弹道仿真模型,构造飞行轨迹并进行仿真验证。仿真结果表明,所得到的轨迹符合高超声速飞行器的实际飞行情况,验证了该轨迹设计方法的可行

增量式光电编码器信号处理电路方案

设计了一种集编码器信号接收、光电隔离、鉴相、频率电压转化和电压调整输出功能于一体的综合性电路,并对电路各组成部分作了较为详细的分析和阐述。实践证明,该电路通用性强、操作简单、性能可靠、实用性强。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-1202161F92S54.jpg" />

基于SMP的高速高精度贴片机并行图像处理

摘要:将基于SMP的多线程并行处理技术应用于贴片机图像处理系统,通过对实验数据的分析,针对SMP系统进行分析,得到了一些关于在SMP系统中进行多线程编程时任务分配和处理器分配方面的结论。<BR>关键词:对称多处理器(SMP);多线程;并行;贴片机;图像处理;

High-Speed Digital System desi

前面讨论了很多内容,基本上涉及了有关PCB板的绝大部分相关的知识。第二章探讨了传输线的基本原理,第三章探讨了串扰,在第四章里我们阐述了许多在现代设计中必须关注的非理想互连的问题。对于信号从驱动端引脚到接收端引脚的电气路径的相关问题,我们已经做了一些探究,然而对于硅芯片,即处于封装内部的IC来说,其信号传输通常要通过过孔和连接器来进行,对这样的情况我们该如何处理?在本章中,我们将通过对封装、过孔和连

LVDS和M-LVDS电路实施指南

<div> 低电压差分信号(LVDS)是一种高速点到点应用通信标准。多点LVDS (M-LVDS)则是一种面向多点应用的类似标准。LVDS和M-LVDS均使用差分信号,通过这种双线式通信方法,接收器将根据两个互补电信号之间的电压差检测数据。这样能够极大地改善噪声抗扰度,并将噪声辐射降至最低。<br /> <img alt="" src="http://dl.eeworm.com/ele/img

10Gbits GPON系统的完整,紧凑型APD偏置解决方案

雪崩光電二極管 (APD) 接收器模塊在光纖通信繫統中被廣泛地使用。APD 模塊包含 APD 和一個信號調理放大器,但並不是完全獨立。它仍舊需要重要的支持電路,包括一個高電壓、低噪聲電源和一個用於指示信號強度的精準電流監視器<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-130522164034G1.jpg" style="width

广州国保科技有限公司第三代保密机简介

广州国保科技有限公司第三代保密机简介移动通信是由许多服务区组成的,而每个服务区又由若干个基站划分成若干小区,位于服务区内任意位置的手机通过不断接收来自基站的广播信号,同时向基站发送应答信号来保持入网状态.

一种改进的基于时间戳的空间音视频同步方法

<span id="LbZY">空间多媒体通信过程中存在的不可预测的分组数据丢失、乱序,可变的链路传输及处理时延抖动以及收发端时钟不同步与漂移等问题,这可能导致接收端在对音视频数据进行显示播放时产生音视频不同步现象。为了解决此问题,提出了一种改进的基于时间戳的空间音视频同步方法,该方法采用一种相对时间戳映射模型,结合接收端同步检测和缓冲设计,能够在无需全网时钟和反馈通道的情况下,实现空间通信中的音

单端10-bit SAR ADC IP核的设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">本设计通过采用分割电容阵列对DAC进行优化,在减小了D/A转换开关消耗的能量、提高速度的基础上,实现了一款采样速度为1

cadence操作常用快捷键总结

schematic常用快捷键 x:检查并存盘 s:存盘 [:缩小 ]:放大 F:整图居中显示 u:撤销上一次操作 Esc:清楚刚键入的命令 c:复制 m:移动

一种便携式光谱采集系统的设计与实现

<span id="LbZY">为了快速有效地判断化学物质中的微量成分,并粗略估计成分的含量,提出一种便携式分光光度计的设计方案,对该方案的光谱采集系统进行了设计与讨论。与传统的分光光度计设计方案相比,该方案采用线阵CCD器件代替传统的光电管来实现光电信号的转换,易于提高系统的运行速度并减少系统体积;利用FIFO(先入先出队列)可以实现高速数据输出设备与低速控制器的数据交换。本系统可以选择LCD液

低噪声放大器(LNA)

LNA的功能和指标<BR>二端口网络的噪声系数<BR>Bipolar LNA<BR>MOS LNA<BR>非准静态(NQS)模型和栅极感应噪声<BR>CMOS最小噪声系数和最佳噪声匹配<BR>参考文献<BR>LNA 的功能和指标<BR>&#8226; 第一级有源电路,其噪声、非线性、匹配等性<BR>能对整个接收机至关重要<BR>&#8226; 主要指标<BR>– 噪声系数(NF)<BR>取决于系统

信号完整性研究

如果你发现,以前低速时代积累的设计经验现在似乎都不灵了,同样的设计,以前 没问题,可是现在却无法工作,那么恭喜你,你碰到了硬件设计中最核心的问题:信号完整性。早一天遇到,对你来说是好事。 这个资料,短小精悍,包含了高速数字信号设计中信号完整性方面的所有知识,对于初学者来说是一份不可多得的入门经典;

SM411高速贴片机简介

SM411高速贴片机简介

低功耗高速跟随器的设计

提出了一种应用于CSTN-LCD系统中低功耗、高转换速率的跟随器的实现方案。基于GSMC±9V的0.18 μm CMOS高压工艺SPICE模型的仿真结果表明,在典型的转角下,打开2个辅助模块时,静态功耗约为35 μA;关掉辅助模块时,主放大器的静态功耗为24 μA。有外接1 μF的大电容时,屏幕上的充放电时间为10 μs;没有外接1μF的大电容时,屏幕上的充放电时间为13μs。验证表明,该跟随器能

高速数字电路测试技术

高速数字电路测试技术

ADI处理器实用丛书-高速设计技术

<p> 本书内容包括三大部分:第1 部分从运算放大器的基本概念和理论出发,重点介绍了运算放大器的原理与设计,以及在各种电子系统中的应用,包括视频应用、RF/IF 子系统(乘法器、调制器和混频器)等;第2 部分主要介绍了高速采样和高速ADC 及其应用、高速DAC 及其应用、以及DDS 系统与接收机子系统等;第3 部分介绍了有关高速硬件设计技术,如仿真、建模、原型、布局、去藕与接地,以及EMI 与R