高效时序

共 22 篇文章
高效时序 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 22 篇文章,持续更新中。

高频三极管

更高效率的选用高频晶体管,在高频设计时如何选择看后一目了然,不但可以节约时间,还有设计方法中管子型号的推荐!

AD7292 DAC禁用功能时序

<div> AD7292是一款单芯片解决方案,集外部器件的通用模拟信号监控和控制所需的全部功能于一体。

基于MDK RTX 的COrtex-M3 多任务应用设计

基于MDK RTX 的COrtex&mdash;M3 多任务应用设计<br /> 武汉理工大学 方安平 武永谊<br /> 摘要:本文描述了如何在Cortex&mdash;M3 上使用MDK RL&mdash;RTX 的方法,并给出了一个简单的多任务应用设计。<br /> 关键词:MDK RTX,Cortex,嵌入式,ARM, STM32F103VB<br /> 1 MDK RL&mdash;RT

不同功能触发器的相互转换方法

触发器是时序逻辑电路的基本构成单元,按功能不同可分为 RS 触发器、 JK 触发器、 D 触发器及 T 触发器四种,<BR>其功能的描述可以使用功能真值表、激励表、状态图及特性方程。只要增加门电路便可以实现不同功能触发器的相互<BR>转换,例如要将 D 触发器转换为 JK 触发器,转换的关键是推导出 D 触发器的输入端 D 与 JK 触发器的输入端<BR>J 、 K 及状态输出端 Qn 的逻辑表达

4-20mA,0-10V电流~电压模拟信号光电隔离放大器

iso u-p-o 系列直流电压信号隔离放大器是一种将电压信号转换成按比例输出的隔离电流或电压信号的混合集成电路。该ic内部含有一组高隔离的dc/dc电源和电压信号高效率耦合隔离变换电路等,可以将直流电压小信号进行隔离放大(u/u)输出或直接转换为直流电流(u /i)信号输出。较大的输入阻抗(&ge;1 m&omega;),较强的带负载能力(电流输出>650&omega;,电压输出&ge;2k&o

一种基于LBT的分布式图像压缩算法

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">无线多媒体传感器网络(WMSNs)中传感器节点采集的数据量非常大,在传输前需对大数据量的多媒体信息进行压缩处理,但是单节点能源受限,存储、处理能力相对较

基于Multisim的计数器设计仿真

<span id="LbZY">计数器是常用的时序逻辑电路器件,文中介绍了以四位同步二进制集成计数器74LS161和异步二-五-十模值计数器74LS290为主要芯片,设计实现了任意模值计数器电路,并用Multisim软件进行了仿真。仿真验证了设计的正确性和可靠性,设计与仿真结果表明,中规模集成计数器可有效实现任意模值计数功能,并且虚拟仿真为电子电路的设计与开发提高了效率。<br /> <img a

基于遗传算法的组合逻辑电路设计的FPGA实现

<p> <span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于遗传算法的组合逻辑电路的自动设计,依据给出的真值表,利用遗传算法自动生成符合要求的组合逻辑电路。由于遗传算法本身固有的并行性,采用软件实现的方法在速度上往往受到本质是串行计算的计算机制约,因此采用硬件化设

基于选择进位32位加法器的硬件电路实现

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.99431800842285px;">为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单

降低EMI和保持高效率D类放大器在便携式产品中的应用

<div> Abstract: Class D amplifiers are typically very efficient, making them ideal candidates for portable applications that require longbattery life and low thermal dissipation. However, electromagn

基于ADS高效率微波功率放大器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">基于ADS软件,选取合适的静态直流工作点,采用负载牵引法得到LDMOS晶体管BLF7G22L130的输出和输入阻抗特性,并通过设计和优化得到最佳的共轭匹

一种载波同步锁相环设计方案

<p> 研究了一种利用corid 算法的矢量及旋转模式对载波同步中相位偏移进行估计并校正的方法.设计并实现了基于corid 算法的数字锁相环.通过仿真验证了设计的有效性和高效性.</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/177094-1202091A23D44.jpg" style="width: 488px; height:

数字电路设计中部分常见问题解析

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">借助一个双向计时器的设计电路,以举例的形式对数字电路设计中3个方面的常见问题进行了较为详尽地分析,并提出了一些见解,即针

20KHZ IGBT PWM型高效大功率超声波发生器

20K

时序逻辑电路的分析和设计

时序逻辑电路的分析和设计

I2C上拉电阻取值问题

I2C 的上拉电阻可以是1.5K,2.2K,4.7K, 电阻的大小对时序有一定影响,对信号的上升时间和下降时间也有影响,一般接1.5K 或2.2K.<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12032115060B50.jpg" />

使用时钟PLL的源同步系统时序分析

使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew

机翼极限环振荡仿真与计算

<span id="LbZY">机翼极限环振荡(LCO)是典型的非线性气动弹性问题,严重的会造成机翼的结构破坏。为了精确捕捉极限环振荡初始临界点,准确预测极限环的幅值,为机翼的设计提供准确的数据参考,本文综合考虑了气动与结构非线性的影响,提出了一种松耦合气动弹性仿真方法。在子迭代过程中分别采用LUSGS双时间推进和多步推进法交替求解气动和结构动力学方程;一种高效的插值技术应用于耦合界面数据的映射与

线性及逻辑器件选择指南

<P>绪论 3<BR>线性及逻辑器件新产品优先性<BR>计算领域4<BR>PCI Express&reg;多路复用技术<BR>USB、局域网、视频多路复用技术<BR>I2C I/O扩展及LED驱动器<BR>RS-232串行接口<BR>静电放电(ESD)保护<BR>服务器/存储10<BR>GTL/GTL+至LVTTL转换<BR>PCI Express信号开关多路复用<BR>I2C及SMBus接口<B

IPO隔离放大器资料下载中心

产品广泛应用电力,通讯、仪表仪器、医疗设备,工业控制、汽车电子、安防、广电仪器等领域。 此资料来源于www.szisolation.com 更多详细资料欢迎查阅与浏览   公司拥有一批素质高研发能力强的科研人才和管理人才。公司本着&ldquo;以人为本,科学创新&rdquo;的理念,为广大客户提供满意的服务,客户是的满意始终是我们进步的动力。我们博采众长,精湛设计,优选器件,高效管理,严格控制产品