高压发生器

共 29 篇文章
高压发生器 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 29 篇文章,持续更新中。

ICL8038 单片函数发生器

ICL8038 单片函数发生器

基于AD9834的波形发生器的设计

DDS波形发生器

基于锁相放大原理的微弱信号检测电路

<span id="LbZY">针对目前成品锁相放大器价格昂贵且体积大,传统窄带滤波法性能和灵活性差的特点,设计了基于锁相放大器原理的微弱信号检测电路。本电路采用单片机作为激励信号和参考信号的发生器,利用带关断引脚的运放实现相敏检波器,整个电路仅使用了5个运算放大器和一些阻容元件。实验表明,本电路能实现了从信噪比为0.1的被测信号中提取有用信号幅值的功能,测量误差控制在5%以内。由于本电路有实现简

信号发生器输出幅值与输出阻抗的关系

信号发生器输出幅值与输出阻抗的关系

模电函数发生器课程设计报告

模电函数发生器课程设计报告,<br /> <br /> 现在我们通过对函数信号发生器的原理以及构成设计一个能变换出三角波、正弦波、方波的简易发生器。我们通过对电路的分析,参数的确定选择出一种最适合本课题的方案。在达到课题要求的前提下保证经济、方便、优化的设计策略。<br />

简易DDS波形发生器设计

简易DDS波形发生器设计

正弦信号发生器

基于MAX038的设计

一种DDS任意波形发生器的ROM优化方法

<span style="color: rgb(102, 102, 102); font-family: 宋体, Arial, Helvetica, sans-serif; line-height: 25px;">提出了一种改进的基于直接频率合成技术(DDS)的任意波形发生器在现场可编程门阵列(FPGA)上的实现方法。首先将三角波、正弦波、方波和升/降锯齿波的波形数据写入片外存储器,当调用时再将相

铝电解电容器:详细介绍原理,应用,使用技巧

<P class=diarycontent style="MARGIN: 0cm 0cm 0pt; LAYOUT-GRID-MODE: char; LINE-HEIGHT: 12pt; mso-pagination: none"><FONT size=3>铝电解电容器:详细介绍原理,应用,使用技巧<p></p></FONT></P> <P class=MsoNormal style="MARGIN

函数信号发生器

模拟电路的基础

低功耗高速跟随器的设计

提出了一种应用于CSTN-LCD系统中低功耗、高转换速率的跟随器的实现方案。基于GSMC±9V的0.18 μm CMOS高压工艺SPICE模型的仿真结果表明,在典型的转角下,打开2个辅助模块时,静态功耗约为35 μA;关掉辅助模块时,主放大器的静态功耗为24 μA。有外接1 μF的大电容时,屏幕上的充放电时间为10 μs;没有外接1μF的大电容时,屏幕上的充放电时间为13μs。验证表明,该跟随器能

分层隔离技术文档

<div> 利用序列光耦合器建立双隔离栅会存在一些问题,因为数据完整性很差,而且没有一种紧凑和廉价的方式为两个隔离栅之间的接口提供电源。随着iCoupler&reg;等高性能数字隔离器以及isoPower&reg;器件集成电源的问世,通过分层隔离器建立高压隔离栅现在已经成为一种可行解决方案。<br /> <img alt="" src="http://dl.eeworm.com/ele/img

任意波发生器的研究与设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">在任意波形发生器设计中,DDS技术具有成本低、功耗小、分辨率高和切换时间快等优点,但波形形状任意可编辑性较差;软件无线电技术可产生任意复杂波形,但切换时

20KHZ IGBT PWM型高效大功率超声波发生器

20K

序列信号发生器与序列信号检测器的设计

序列信号发生器与序列信号检测器的设计详细版

波形及序列信号发生器设计

设计由555、移位寄存器、D/A转换器、PLD等器件构成的多路序列信号输出和阶梯波输出的发生器电路,重点学习555、D/A转换器及可编程逻辑器件的原理及应用方法。用Proteus软件仿真;实验测试技术指标及功能、绘制信号波形。

AD9850信号发生器模块测试程序

AD9850信号发生器模块测试程序

节拍电位发生器

节拍电位发生器数电实验

基于FPGA和虚拟仪器的DDS信号发生器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">将虚拟仪器技术同FPGA技术结合,设计了一个频率可控的DDS任意波形信号发生器。在阐述直接数字频率合成技术的工作原理、电路构成的基础上,分别介绍了上位机

MT-013 评估高速DAC性能

ADC需要FFT处理器来评估频谱纯度,DAC则不同,利用传统的模拟频谱分析仪就能直接 研究它所产生的模拟输出。DAC评估的挑战在于要产生从单音正弦波到复杂宽带CDMA信 号的各种数字输入。数字正弦波可以利用直接数字频率合成技术来产生,但更复杂的数字 信号则需要利用更精密、更昂贵的字发生器来产生。 评估高速DAC时,最重要的交流性能指标包括:建立时间、毛刺脉冲面积、失真、无杂散 动态范围(SFDR)