徐士良数学计算常用算法集(c语言描述),包括矩阵运算,方程组求解,数值计算,排序,微分积分,数据处理等算法的实现
上传时间: 2017-09-24
上传用户:cc1015285075
其他杂类专辑 102册 7.12G pdf《武训画传》[李士钊编著×孙之儁绘画][上海三联版][PDF].pdf
标签:
上传时间: 2014-05-05
上传用户:时代将军
基恩士PLC操作手册,内容全面,并有许多实用例程。
上传时间: 2019-02-10
上传用户:yudehong
基恩士KV5500,KV3000,KV1000编程手册
标签: 基恩士
上传时间: 2020-07-03
上传用户:
电子光学应用 肖士璋.pdf电子光学应用 肖士璋.pdf
上传时间: 2022-01-07
上传用户:
如果让莎士比亚、海明威编写JavaScript代码
标签: javascript
上传时间: 2022-02-19
上传用户:d1997wayne
士兰微-SC7A20说明书、规格书。SC7A20 是一款高精度12bit 数字三轴加速度传感器芯片,内置功能更丰富,功耗更低,体积更小,测量更精确。
标签: 加速度传感器
上传时间: 2022-05-22
上传用户:
基于基恩士入门,简单易懂,对于初接触有很大的帮助。
上传时间: 2022-06-17
上传用户:
基恩士FD-S流量计中文说明书,日本官网只有日文版。
上传时间: 2022-07-02
上传用户:
可编程逻辑器件FPGA(现场可编程门阵列)和CPLD(复杂可编程逻辑器件)越来越多的应用于数字信号处理领域,与传统的ASIC(专用集成电路)和DSP(数字信号处理器)相比,基于FPGA和CPLD实现的数字信号处理系统具有更高的实时性和可嵌入性,能够方便地实现系统的集成与功能扩展。 FFT的硬件结构主要包括蝶形处理器、存储单元、地址生成单元与控制单元。本文提出的算法在蝶形处理器内引入流水线结构,提高了FFT的运算速度。同时,流水线寄存器能够寄存蝶形运算中的公共项,这样在设计蝶形处理器时只用到了一个乘法器和两个加法器,降低了硬件电路的复杂度。 为了进一步提高FFT的运算速度,本文在深入研究各种乘法器算法的基础上,为蝶形处理器设计了一个并行乘法器。在实现该乘法器时,本文采用改进的布斯算法,用以减少部分积的个数。同时,使用华莱士树结构和4-2压缩器对部分积并行相加。 本文以32点复数FFT为例进行设计与逻辑综合。通过设计相应的存储单元,地址生成单元和控制单元完成FFT电路。电路的仿真结果与软件计算结果相符,证明了本文所提出的算法的正确性。 另外,本文还对设计结果提出了进一步的改进方案,在乘法器内加入一级流水线寄存器,使FFT的速度能够提高到当前速度的两倍,这在实时性要求较高的场合具有极高的实用价值。
上传时间: 2013-07-18
上传用户:wpt