📚 频率计设计技术资料

📦 资源总数:48030
📄 技术文档:1
💻 源代码:64153
🔌 电路图:1

🔥 频率计设计热门资料

查看全部48030个资源 »

主要介绍了等精度频率测量原理,该原理具有在整个测试频段内保持高精度频率\r\n测量的优点 同时在该原理基础上,采用了Verilog HDL语言设计了高速的等精度测频\r\n模块,并且利用EDA开发平台QUARTUS11 3 .0对CPLD芯片进行写人,实现了计数等\r\n主要逻辑功能 还使用C语言设...

📅 👤 chenbhdt

本设计的基本要求是以复杂可编程逻辑器件CPLD为基础,通过在EDA系统软件ispDesignExpert System 环境下进行数字系统设计,熟练掌握该环境下的功能仿真,时间仿真,管脚锁定和芯片下载。 本系统基本上比较全面的模拟了计数式数字频率计,广泛应用于工业、民用等各个领域,具有一定的开发价值...

📅 👤 文993

为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础,运用ADS(Advanced Design System 2009)软件的快速设计方法。采用此方法设计了频率输出为930~960 MHz的频率合成器。结果表明该频率合成器的锁定时间、相位噪声以及相位...

📅 👤 萍水相逢

采用锁相环技术设计了一种稳定、低噪声的C波段频率源。建立了锁相环的相位噪声模型并分析影响相位噪声的因素,进行了锁相环低通滤波器的设计。利用软件对环路的稳定性和相位噪声进行仿真,相位裕度在45°以上,环路工作稳定,且具有较好的相位噪声特性...

📅 👤 吾学吾舞

📄 频率计设计技术文档

查看更多 »

💻 频率计设计源代码

查看更多 »
📂 频率计设计资料分类