各种雷达脉冲压缩信号的时域,频域以及模糊函数仿真.各种雷达脉冲压缩信号的时域,频域以及模糊函数仿真
上传时间: 2014-01-03
上传用户:youmo81
是一个完成循环卷积的MATLAB程序 实现方法实在时域完成的,不同于简单的频域实现,有较好的注释,一看就能懂,用的是矩阵的方法实现的
上传时间: 2017-05-19
上传用户:标点符号
近年来,由于能源危机和环境污染,世界各国均在投巨资发展燃料电池汽车。双向DC/DC变换器作为燃料电池汽车的中重要部件,需要随着行驶状态的改变,频繁地切换其工作状态,其动态性能好坏,直接决定汽车动力系统的响应速度。本文主要致力于对DC/DC变换器在不同控制策略下的动态性能进行研究,并在保证其稳态性能的前提下提高系统动态性能。 本文首先研究了线性控制策略下DC/DC变换器的动态性能。介绍了闭环控制系统在频域和时域的动态性能指标以及二者之间的关系。当系统受到外部干扰较小时,采用频域分析方法,对Buck和Boost变换器进行了小信号建模,并对其在不同线性补偿网络控制作用下的动态性能进行对比分析。当系统受到较大干扰时,采用时域分析方法,文中介绍了DC/DC变换器大信号建模方法,并对PID参数在工程上整定方法加以分析。 DC/DC变换器是一非线性系统,应用线性控制策略不可避免地存在一定局限性—动态性能和稳态性能之间的矛盾。针对这一问题,引入了模糊—PI控制,将其应用于DC/DC变换器,以在保持系统稳态性能不变的前提下,提高其动态性能。以Buck DC/DC变换器为例,详细介绍了模糊-PI控制器的设计过程,并对设计的闭环控制系统用MATLAB进行建模与仿真。最后,通过实验对比验证了模糊—PI控制的有效性。 和线性控制策略相比,模糊—PI控制在一定程度上提高了系统的动态性能,但效果有限。本文引入了另一种非线性控制策略——滑模控制策略。滑模控制策略是目前动态性能最好的控制策略之一,可以极佳地发挥系统的硬件潜能。 本文首先介绍了滑模控制相关知识,推导了其应用于Buck和Boost变换器的理论基础。设计出针对不同被控对象和工作状态的控制策略,对每种控制策略通过仿真分析验证其有效性。就滑模控制存在的静差问题、抖振问题和变频问题均提出了行之有效的解决方案。快速响应特性
上传时间: 2013-08-01
上传用户:yw14205
电机是现代工业生产和日常生活最主要的原动力和驱动装置。电机一旦发生故障,会造成不同程度的经济损失和社会影响。因此研究不同场合、不同运行状态下电机故障诊断理论和相关技术具有很高的实用价值。 电机出现故障时,故障信号中往往含有大量的时变、短时突发性质的成分。因此可以通过检测、分析故障信号,获得电机的故障信息。传统的信号分析方法,如傅立叶变换,是一种纯频域分析,缺乏空间局部性,不能满足故障信号分析的要求。而小波分析和小波包分析法具有良好的时频局部性,能够将信号在任意频段进行划分,从而使在不同频段的各种故障特征信号更加容易被识别和提取。基于小波包分析处理非平稳信号的优越性,本文选用小波包分析对电机故障信号进行分析检测。 本文在研究了异步电机常见故障类型和诊断方法的基础上,详细分析了电机滚动轴承异常、转子断条、气隙偏心等故障原因,采用基于信号分析法中的振动诊断法和定子电流检测法,对电机滚动轴承故障、转子断条故障进行诊断。对于存在已知轴承故障的电机,在故障状态下采集到振动信号,利用峭度值计算和小波包分析相结合的方法,选用db3作为小波基,进行小波包分析,对包含有故障特征频率信息的信号进行重构,获得轴承故障特征频率,根据故障特征频率的数值和能量,确定出轴承故障的类型。应用小波包分析和FFT相结合的方法,选用Coif5为小波包基,检测转子断条故障特征频率。在此基础上,采集故障电机的振动信号和电流信号,并分别应用上述方法进行了仿真模拟实验,结果表明这些方法是准确可行的。 论文以DSP为核心,完成了电机故障诊断系统的硬件电路的设计,包括信号检测电路、调理电路,A/D转换电路等,并给出了主要的软件流程图。
上传时间: 2013-04-24
上传用户:kristycreasy
随着电力电子技术的发展,各类电力电子装置应运而生,这些产品在出厂前需要根据不同的需要进行相应的测试和校验。传统的负载测试存在着能耗大、灵活性差等诸多缺点,已经越来越不能满足各种测试场合的要求,特别是一些要求用动态变化的负载、非线性负载、具有负阻特性的负载以及有源负载等测试场合。因此针对这一问题,本文利用电力电子技术结合计算机技术、控制技术等设计了一种通用的交流电子负载模拟装置,以满足各种测试场合的要求。 @@ 交流电子负载是一种可以模拟真实负载的电力电子装置,它不但可以模拟传统的线性负载,也可以模拟各种非线性负载、有源负载等其他形式的负载。目前国内外对电子负载的研究还不成熟,有些是使交流电源按照一定的功率放电,但是输出电流却与真实负载测试下的电流有较大的差别;而有些虽然能够准确控制电源的放电电流取得和真实负载一样的效果,但试验电能完全被消耗掉,造成很大的浪费。本文研究的新型交流电子负载克服了以上电子负载方案的缺点,可以满足各种试验场合的测试需求,能够在很大程度上减少能量浪费,丰富试验样式且节约试验成本。 @@ 本文分析了能馈式交流电子负载的模拟原理,确定了采用中间直流环节的交-直-交主电路结构,其一端接待测交流电源,另一端接低压交流电网。前级负载模拟环节和后级能量回馈环节均采用可四象限运行的电压型PWM(Pulse Width Modulation)变换器。负载模拟环节直接与待测电源连接,采用电流滞环瞬时值比较方式,使电源输出的实际电流信号准确、快速的跟踪其指令电流信号值,使得电子负载对待测电源呈现设定的负载形式,完成电子负载的模拟功能;能量回馈环节与电网连接,通过控制输出电流与电网电压同频、同相位,实现试验电能的单位功率因数回馈电网的目的,变换器的控制采用常规的双闭环控制方式,电流内环控制实际电流跟踪指令值的变化,电压外环通过控制输出电流的大小使直流侧母线电压稳定为设定指令值。 @@ 电子负载系统在负载模拟部分通过人机接口设定具体负载形式和负载属性,为了更加准确快速的得到电流指令信号值,文中采用更加直接的数值计算方 法,由数字信号处理器实时计算出该给定负载模式下的指令电流值。使用交流小信号分析法得到了系统的频域方块图,并对主电路元件参数以及调节器进行了优化设计。针对大功率开关管开关频率存在的限制,本文提出了几种提高电流跟踪精度的改进方法,取得了良好的效果。整个系统在PSIM平台上进行了不同工作模式下的仿真,仿真结果表明方案切实可行。最后依据仿真方案设计基于TMS320F2812的控制系统和功率电路,使用PROTEL软件进行了原理图的绘制。@@关键词:电子负载;能量回馈;电压型变换器;滞环PWM电流控制;双闭环;PWM整流器
上传时间: 2013-05-26
上传用户:saharawalker
作为新一代直流输电技术,基于电压源换流器的高压直流输电凭借其独特的技术优点取得了飞速的发展,并已在新能源发电系统联网、电网非同步互联、无源系统供电、无功补偿等场合得到实际工程应用。在我国,VSC-HVDC的研究尚处于起步阶段。本论文着重开展了VSC-HVDC技术的数学建模和控制策略的研究。论文的主要工作和取得的创新性成果如下: 1.建立了系统标么值模型,分析了VSC-HVDC的运行原理和稳态功率特性。明确了系统主电路参数对运行特性的影响,在此基础上提出了一种功率定义下的换流电抗、直流电压和直流电容以及频域下的交流滤波器参数设计方法。 2.设计了一种基于无差拍控制的VSC-HVDC直接电流离散控制器。针对控制系统存在的VSC电压输出能力限制、PI控制器积分饱和现象和离散采样时间延迟问题,提出了相应的解决方法,推导了其电流内环控制器与功率外环离散控制器的设计原则。 3.推导了换流站网侧与VSC交流侧功率节点以及换流电抗与损耗电阻上的瞬时功率方程,在此基础上提出了一种换流站网侧功率节点控制并补偿换流电抗与损耗电阻消耗二倍频功率的不平衡控制策略,设计了该控制策略下的双序矢量控制器模型。同时针对传统dq软件锁相环在电压不平衡时锁相速度慢的缺点,提出了一种基于前置相序分解的频率自适应dq锁相环,提高了不平衡控制算法的动态性能与稳态特性。 4.对VSC阀在交流电网低电压故障下的过流现象进行分析并提出了一种考虑正负序分量影响的指令电流限制器,保证了故障限流效果。分析比较了VSC阀电流裕度穿越法和指令电流限制器穿越法的特性,在此基础上提出一种结合正负序指令电流限制器与控制模式切换的交流电网低电压穿越控制方法,从而解决交流电网低电压故障时系统稳定与VSC过流问题。 5.在分析现有VSC-HVDC拓扑的基础上,从降低电力电子器件直接串联数目、器件开关频率和简化主电路拓扑结构三个方面出发,将传统直流输电中常用的变压器隔离式多模块结构引入VSC-HVDC系统,并针对该模块级联式拓扑提出一种系统协调控制与模块独立运行相结合的新型控制策略。针对该拓扑下送端站存在的各模块直流侧电容电压均衡问题,提出了一种基于有功分量调节的直流侧电压控制方法。
上传时间: 2013-06-03
上传用户:lw4463301
高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。 通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent 33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。 在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。 FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。 关键词:ADC测试;并行;参数评估;FPGA;FFT
上传时间: 2013-07-11
上传用户:tdyoung
当今,移动通信正处于向第四代通信系统发展的阶段,OFDM技术作为第四代数字移动通信(4G)系统的关键技术之一,被包括LTE在内的众多准4G协议所采用。IDFT/DFT作为OFDM系统中的关键功能模块,其精度对基带解调性能产生着重大的影响,尤其对LTE上行所采用的SC_FDMA更是如此。为了使定点化IDFT/DFT达到较好的性能,本文采用数字自动增益控制(DAGC)技术,以解决过大输入信号动态范围所造成的IDFT/DFT输出信噪比(SNR)恶化问题。 首先,本文简单介绍了较为成熟的AAGC(模拟AGC)技术,并重点关注近年来为了改善其性能而兴起的数字化AGC技术,它们主要用于压缩ADC输入动态范围以防止其饱和。针对基带处理中具有累加特性的定点化IDFT/DFT技术,进一步分析了AAGC技术和基带DAGC在实施对象,实现方法等上的异同点,指出了基带DAGC的必要性。 其次,根据LTE协议,搭建了从调制到解调的基带PUSCH处理链路,并针对基于DFT的信道估计方法的缺点,使用简单的两点替换实现了优化,通过高斯信道下的MATLAB仿真,证明其可以达到理想效果。仿真结果还表明,在不考虑同步问题的高斯信道下,本文所搭建的基带处理链路,采用64QAM进行调制,也能达到在SNR高于17dB时,硬判译码结果为极低误码率(BER)的效果。 再次,在所搭建链路的基础上,通过理论分析和MATLAB仿真,证明了包括时域和频域DAGC在内的基带DAGC具有稳定接收链路解调性能的作用。同时,通过对几种DAGC算法的比较后,得到的一套适用于实现的基带DAGC算法,可以使IDFT/DFT的输出SNR处于最佳范围,从而满足LTE系统基带解调的要求。针对时域和频域DAGC的差异,分别选定移位和加法,以及查表的方式进行基带DAGC算法的实现。 最后,本文对选定的基带DAGC算法进行了FPGA设计,仿真、综合和上板结果说明,时域和频域DAGC实现方法占用资源较少,容易进行集成,能够达到的最高工作频率较高,完全满足基带处理的速率要求,可以流水处理每一个IQ数据,使之满足基带解调性能。
上传时间: 2013-05-17
上传用户:laozhanshi111
现代数字信号处理对实时性提出了很高的要求,当最快的数字信号处理器(DSP)仍无法达到速度要求时,唯一的选择是增加处理器的数目,或采用客户定制的门阵列产品。随着可编程逻辑器件技术的发展,具有强大并行处理能力的现场可编程门阵列(FPGA)在成本、性能、体积等方面都显示出了优势。本文以此为背景,研究了基于FPGA的快速傅立叶变换、数字滤波、相关运算等数字信号处理算法的高效实现。 首先,针对图像声纳实时性的要求和FPGA片内资源的限制,设计了级联和并行递归两种结构的FFT处理器。文中详细讨论了利用流水线技术和并行处理技术提高FFT处理器运算速度的方法,并针对蝶形运算的特点提出了一些优化和改进措施。 其次,分析了具有相同结构的数字滤波和相关运算的特点,采用了有乘法器和无乘法器两种结构实现乘累加(MAC)运算。无乘法器结构采用分布式算法(DA),将乘法运算转化为FPGA易于实现的查表和移位累加操作,显著提高了运算效率。此外,还对相关运算的时域多MAC方法及频域FFT方法进行了研究。 最后,完成了图像声纳预处理模块。在一片EP2S60上实现了对160路信号的接收、滤波、正交变换以及发送等处理。实验表明,本论文所有算法均达到了设计要求。
上传时间: 2013-06-09
上传用户:zgu489
本项目完成的是基于中国“数字电视地面广播传输系统帧结构、信道编码和调制”国家标准的发射端系统FPGA设计与实现。在本设计中,系统采用了Stratix系列的EP1S80F1020C5 FPGA为基础构建的主硬件处理平台。对于发射端系统,数据处理部分的扰码器(随机化)、前向纠错编码(FEC)、符号星座映射、符号交织、系统信息复用、频域交织、帧体数据处理(OFDM调制)、同步PN头插入、以及信号成形4倍插值滚降滤波器(SRRC)等各模块都是基于FPGA硬件设计实现的。其中关键技术:TDS-OFDM技术及其和绝对时间同步的复帧结构、信号帧的头和帧体保护技术、低密度校验纠错码(LDPC)等,体现了国标的自主创新特点,为数字电视领域首次采用。其硬件实现,亦尚未有具体产品参考。 本文首先介绍了当今国内外数字电视的发展现状,中国数字电视地面广播传输国家标准的颁布背景。并对国标系统技术原理框架,发端系统的整体结构以及FPGA设计的相关知识进行了简要介绍。在此基础上,第三章重点、详细地介绍了基于FPGA实现的发射端系统各主要功能模块的具体结构设计,论述了系统中各功能模块的FPGA设计和实现,包括设计方案、算法和结构的选取、FPGA实现、仿真分析等。第四章介绍了对整个系统的级连调试过程中,对系统结构进行的优化调整,并对级连后的整个系统的性能进行了仿真、分析和验证。作者在项目中完成的工作主要有: 1.阅读相关资料,了解并分析国标系统的技术结构和原理,分解其功能模块。 2.制定了基于国标的发端系统FPGA实现的框架及各模块的接口定义。 3.调整和改进了3780点IFFT OFDM调制模块及滚降滤波器模块的FPGA设计并验证。 4.完成了扰码器、前向纠错编码、符号星座映射、符号交织、系统信息复用、频域交织、帧体数据处理、同步PN头插入、以及信号成形4倍插值滚降滤波器等功能模块的FPGA设计和验证。 5.在系统级连调试中,利用各模块数据结构特点,优化系统模块结构。 6.完成了整个发射端系统FPGA部分的调试、分析和验证。
上传时间: 2013-04-24
上传用户:zzbbqq99n