VERILOG HDL 实际工控项目源码
VERILOG HDL 实际工控项目源码\r\n开发工具 altera quartus2...
VERILOG HDL 实际工控项目源码\r\n开发工具 altera quartus2...
该项目在Keil下工作和在PROTEUS测试成功。时钟是用微控制器和3個 2x7段LED 。...
PIC18F452下的uCOS2移植成功代码+MPLAB IDE V8.0的项目文件。其中包含Proteus仿真电路图,为了方便初学者成功编译,对原有结构进行了修改,结构非常精简,易于理解,使用前请参考其中的“使用前先读我.txt”,否则可能无法正确编译。...
分析了基于理想运算放大器构建的滤波器性能以及参数选原则。针对理想运算放大器所构建的滤波器模型当运算放大器为非理想器件时所制造出的滤波器响应性能并不理想这一问题。研究了非理想运算放大器构建的滤波器器件参数对响应时间的影响,提出了一种选取其最优参数值以构建所需滤波器的方法,实验结果表明了该方法的有效性。...
针对科研实践中需要采集大动态范围模拟信号的问题,构建基于可变增益放大器8369的数字AGC系统。采用基于双斜率滤波技术的设计,给出AGC控制算法的实现流程,利用Matlab仿真引入算例证明算法的可行性,并讨论算法中关键参数取值对控制精度的影响。实际系统达到50dB动态范围的设计目标。...