顶层

共 201 篇文章
顶层 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 201 篇文章,持续更新中。

电子时钟VHDL完整源码与仿真

包括二十四进制计数器、60进制计数器模块和顶层文件。注释详细清晰。

PowerPCB各层定义

信号层 1 Top 顶层CM 2 Bottom 底层CM 3-20 Layer 中间

使用手册

主要描述了quartusII的主要使用方法,介绍了顶层文件工程时序仿真的步骤

dct

dct代码的部分设计。可供参考。主要是顶层设计。具体设计主要将2维dct变成1维的。

DES加密系统顶层设计模块的源代码

基于FPGA的DES加密系统设计 DES加密系统顶层设计模块的源代码

一种RISC结构8位单片机的设计与实现

本文采用自顶向下(Top-Down)的设计方法,给出了一个完整的RISC结构8位单片机的电路IP核.系统在总线方面采用了数据总线与指令总线相分离的哈佛双总线结构;在顶层时钟资源的分配上采用了取址、译码执行的两级流水线结构;在指令系统方面采用了仅35条指令易于学习使用的精简指令集方案.顶层上的这种设计思想,极大有利于硬件资源在全系统内的共享,从而简化了电路结构,并保证了指令执行的单周期性,最终达到了

面向单片机接口的新型液晶显示控制

本课题设计开发的面向单片机接口的新型LCD显示控制器系统,改变了现有的LCD显示控制器硬件电路的设计结构,能实现更强大的控制功能。新的LCD显示控制器系统能实现定义前景、背景色功能;写前景/背景色功能(即可以一次写入8个点);多页同时显示功能,此功能可以很方便的实现弹出窗口、菜单等操作;同时能够实现对键盘的管理,提供给用户方便易用的键盘接口。最终能够实现带窗口显示的简易操作系统功能。  本文重点阐

Topweaver 1.1

提供了很好的频率合成方法一个很好用的HDL设计工具,能够自动将子模块聚合成一个顶层文件,DLL/PLL资源为我们提供了很好的频率合成方法。但是一些时候人们依然通过编写HDL代码来实现时钟的分频,以实现特殊的分频系数,可调节的占空比和其它DLL/PLL不容易实现的功能。

VHDL 频率计

6位数码管扫描显示,锁存器所存,底层语言,,顶层原理图。VHDL编程

URATVHDL程序

1.顶层映射;2.将外部输入的32MHz的信号分成频率为153600Hz的信号;3.UART发送器;4.UART接受器。

电子时钟VHDL顶层程序

顶层设计VHDL程序 --文件名:clock.vhd。 --功能:时钟的顶层设计。

电子琴程序设计

电子琴VHDL程序包含有:顶层程序、音阶发生器程序、数控分频模块程序和自动演奏模块程序。

FIR8阶低通滤波器

模块化是FIR代码的一个比较突出的特点。在f.i.r中 是写出基本模块,最后在顶层上进行连接:4位加法器连接成16位加法器;16位加法器,乘法器(或叫移位器),d触发器连接成一个module;4个module连接成最后的f.i.r。每写完一个模块后可以对这个模块单独进行仿真,保证每个模块的正确性,避免合并后出问题不好查错。

SPI的VerilogHDL源代码

SPI的VerilogHDL源代码,包括顶层测试文件

网关机顶盒——下一代数字家庭网关的研究

·摘要:  提出一种用更智能化的机顶盒来实现家庭网关的方案,降低了资源消耗并提供高质量服务.基于ARM处理器加DSP的体系架构,配置嵌入式Linux和中间件消除家庭网络设备间的差异性,设计了丰富的顶层应用软件.并命名这种具有网关功能的智能性机顶盒为网关机顶盒.  

一种基于FPGA+DSP的数据采集与处理平台

·摘要:  介绍了一种基于FPGA+DSP的数据采集与处理平台,给出了系统实现的总体方案,并阐述了各部分硬件电路的设计.重点对FPGA内部各主要功能模块做了详细阐述,对各个模块的设计方法以及实现过程进行了细致描述,给出了各模块的具体实现的顶层文件,并对系统功能扩展做了简要说明.  

uboot分析和工作生成

主要是uboot顶层脚本的解释和一些工具的编译生成,包括播放器等。里面包含我做的一些东西的解释哈

智能机器人运动关节集成驱动控制器研究

· 摘要:  根据智能机器人的控制要求,提出了机器人控制系统的顶层核心控制器和底层运动控制器的双层结构,底层与顶层基于CAN总线完成关节状态信息的上传和运动指令的下达.在此基础上,采用高速DSP、IPM功率智能模块、光电编码器、无刷直流电机等构建了机器人运动关节集成驱动控制器的硬件电路,并完成了相应软件设计.结果表明,这种集成驱动控制器简化了层间联系,提高了响应速度,增加了整体

基于快速原型的数字滤波器的设计和实现

· 摘要:  数字滤波器和快速傅氏变换算法是数字信号处理的两大基石.在DSP芯片上实现数字滤波器算法的传统做法是用汇编语言编写软件来实现.用汇编语言编写的DSP程序具有最好的执行效率,但DSP汇编语言的编程效率较低.该文主要研究如何使用基于交互的方框仿真和自动代码生成快速原型的方法进行滤波器设计.实现了从顶层的系统仿真到底层的芯片算法的设计.这个方法大大地缩短了算法的开发周期.

Topweaver 1.10

Topweaver 一个很好用的HDL设计工具,能够自动将子模块聚合成一个顶层文件,DLL/PLL资源为我们提供了很好的频率合成方法。但是一些时候人们依然通过编写HDL代码来实现时钟的分频,以实现特殊的分频系数,可调节的占空比和其它DLL/PLL不容易实现的功能。