虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

非压缩

  • 数据压缩及传输编码软件速查手册-493页-11.2M.pdf

    专辑类-数字处理及显示技术专辑-106册-9138M 数据压缩及传输编码软件速查手册-493页-11.2M.pdf

    标签: 11.2 493 数据压缩

    上传时间: 2013-06-05

    上传用户:xianglee

  • 非自动衡器-GB-XXX-XXXX.pdf

    专辑类-国标类相关专辑-313册-701M 非自动衡器-GB-XXX-XXXX.pdf

    标签: GB-XXX-XXXX 自动

    上传时间: 2013-04-24

    上传用户:wpwpwlxwlx

  • TMS320C6713Xvid视频压缩算法源代码.rar

    TMS320C6713Xvid视频压缩算法源代码

    标签: C6713 320C 6713 Xvid

    上传时间: 2013-08-03

    上传用户:anpa

  • 非接触电能传输系统的研究.rar

    非接触电能传输技术是一门新兴的能量传输技术,它集合了电力电子能量传输技术、磁场耦合技术以及现代控制理论。由于这种电能传输方式没有接触摩擦,可减少对设备的损伤,不会产生易引燃引爆的火花,解决了给移动设备特别是在恶劣环境下,工作设备的供电问题。在交通运输、航空航天、机器人、医疗器械、照明、便携式电子产品、矿井和水下应用等场合有着广泛的应用前景。本文对非接触电能传输技术进行了理论和实验研究。主要研究内容如下: ⑴介绍了非接触电能传输技术的国内外研究现状,发展前景,基本原理与所涉及到的关键技术。 ⑵通过建立漏感模型,对采用各种补偿方式时,补偿电容的选择进行了分析与研究,并对不同补偿方式时,负载对系统传输效率的影响进行了分析。 ⑶介绍了PWM调制硬开关技术、软开关技术,比较分析了应用于无接触电能传输系统主变换器的几种逆变器拓扑结构,详细分析了移相全桥变换器的工作原理,在此基础上,对变换器进行改进,提出了基于移相全桥控制的谐振变换器,并对变换器的工作原理进行了详细分析。 ⑷对系统原副边主电路的主要参数进行了分析与设计,对松耦合变压器的结构选择、主要参数进行了分析与设计。 ⑸分别用通用DSP芯片TMS320F2812和专用控制芯片UC3875对系统的控制电路进行了设计。 ⑹对系统进行了仿真研究,在仿真成功的基础上,采用UC3875控制方案制作了实验样机,进行了实验研究。

    标签: 非接触 电能传输

    上传时间: 2013-07-19

    上传用户:libenshu01

  • 单相非隔离型光伏并网逆变器的研究.rar

    在能源枯竭与环境污染问题日益严重的今天,新能源的开发与利用愈来愈受到重视。太阳能是当前世界上最清洁、最现实、最有大规模开发利用前景的可再生能源之一。其中太阳能光伏利用受到世界各国的普遍关注。而太阳能光伏并网发电是太阳能光伏利用的主要发展趋势,必将得到快速的发展。在并网型光伏发电系统中,逆变器是系统中最末一级或唯一一级能量变换装置,其效率的高低、可靠性的好坏将直接影响整个并网型系统的性能和投资。按照不同的标准光伏并网逆变器的拓扑结构分为很多种,本文主要研究单相非隔离型光伏并网逆变器。 文章首先概述了光伏并网系统的发展情况并分析了当前国际金融危机对光伏产业的影响。其次,分析了当前国际市场上主要的光伏逆变器产品的特点,概括了光伏并网系统中光伏阵列的配置。随后,本文以单相全桥拓扑为模型分析了非隔离型并网系统在采用不同的PWM调制策略下的共模电流,指出了抑制共模电流需满足的条件。对于全桥和半桥拓扑,分析了不同的滤波方式对共模电流抑制的影响。总结了能够抑制共模电流的实用电路拓扑并提出了一种能够抑制共模电流的新拓扑。对不同拓扑的损耗情况在文章中进行了比较。 对于非隔离型并网系统中的逆变器易向电网注入直流分量的问题,首先分析了直流分量产生的原因及其导致变压器产生的直流偏磁饱和现象。在此基础上,总结了抑制直流分量的方法,指出了半桥拓扑能够抑制直流分量。对于并网电流的控制,工程上通常采用比例积分控制器,而比例积分控制器在理论上无法实现无静差控制,因此,本文对能够实现无静差控制的比例谐振控制器进行了简要分析。最后,在非隔离型1.5kW实验平台上对共模电流和直流分量的抑制方法进行了验证。

    标签: 单相 光伏并网 非隔离型

    上传时间: 2013-07-30

    上传用户:科学怪人

  • 基于H264的视频压缩算法在DM642上的实现.rar

    H.264/AVC规范是由国际电联(ITU-T)和国际标准化组织(ISO)联合制定的新一代视频编解码标准。它具有如下四个特点:低码流,和MPEG2等压缩技术相比,在同等图像质量下,采用H.264技术压缩后的数据量只有MPEG2的1/8;高图象质量,复杂的算法保证了低码流条件下图像仍能保留丰富的细节;容错能力强,提供了解决在不稳定网络环境下容易发生的丢包等错误的必要工具;网络适应性强,提供了网络适应层,数据能在不同网络上传输。但由此带来的代价是复杂度极高的编码过程,尤其是在嵌入式系统中实现具有很大的挑战性。 本文主要介绍了基于H.264标准的开源代码T264向DM642平台的移植和优化。优化综合运用了上层和底层的实现方法实现。上层的方法例如使用CCS提供的条件优化代码优化功能,使用IMGLIB中高度优化的函数等,其特点是简便易行,效果良好;底层的实现方法例如使用DM642特有的内联函数,用线性汇编的方式实现算法等,特点是提高了代码运行的并行性,但需要对DM642和H.264有很深刻的理解。 目前本设计已成功完成H.264.算法在DM642开发板上的运行,压缩QCIF格式视频的速度随图像复杂度的不同达到了35-50帧每秒。此后本设计还继续使用优化后的编码器实现了监控用视频服务器的原型,使得摄像头采集的视频数据在DM642开发板上压缩后传输至PC机,且能够在PC端用配套的程序成功解码并播放。

    标签: H264 642 DM

    上传时间: 2013-06-23

    上传用户:qqiang2006

  • G729、h263、h264、MPEG4四种最流行的音频和视频标准的压缩和解压算法的源代码.rar

    图像压缩 h264等压缩算法源码 c语言源码

    标签: MPEG4 G729 h263 h264

    上传时间: 2013-05-25

    上传用户:s363994250

  • JPEG压缩编码系统源代码.rar

    JPEG压缩编码系统源代码,入门的新手可以看看,只是个简单的应用。

    标签: JPEG 压缩编码

    上传时间: 2013-07-24

    上传用户:caozhizhi

  • 基于H264的网络视频监控的FPGA实现研究.rar

    随着科学技术的发展与公共安全保障需求的提高,视频监控系统在工业生产、日常生活、警备与军事方面的应用越来越广泛。采用基于 FPGA 的SOPC技术、H.264压缩编码技术和网络传输控制技术实现网络视频监控系统,在稳定性、功能、成本与扩展性等方面都有着突出的优势,具有重要的学术意义与实用意义, 本课题所设计的网络视频监控系统由以Nios Ⅱ为核心的嵌入式图像服务器、相关网络设备与若干PC机客户端组成。嵌入式图像服务器实时采集图像,采用H.264 编码算法进行压缩,并持续监听网络。PC机客户端可通过网络对服务器进行远程访问,接收编码数据,使用H.264解码算法重建图像并实时显示,使监控人员有效地掌握现场情况, 在嵌入式图像服务器设计阶段,本文首先进行了芯片选型与开发平台选择。然后构建图像采集子系统,采用双缓存乒乓交换的方法设计图像采集用户自定义模块。接着设计双Nios Ⅱ架构的SOPC系统,阐述了双软核设计中定制连接、内存芯片共享、数据搬移、通信与互斥的解决方法。同时完成了网络服务器的设计,采用μC/OS-Ⅱ进行多任务的管理与调度, H.264视频压缩编解码算法设计与实现是本文的重点。文中首先分析H.264.标准,规划编解码器结构。接着设计了16×16帧内预测算法,并设计宏块扫描方式,采用两次判决策略进行预测模式选择。然后设计4×4子块扫描方式,编写整数变换与量化算法程序。熵编码采用Exp-Golomb编码与CAVLC相结合的方案,针对除拖尾系数之外的非零系数值编码子算法,实现了一种基于表示范围判别的编码方法。最后设计了网络传输的码流组成格式,并针对编码算法设计相应解码算法。使用VC++完成算法验证,并进行测试,观察不同参数下压缩率与失真度的变化。 算法验证完成后,本文进行了PC机客户端设计,使其具有远程访问、H.264解码与实时显示的功能。同时将H.264 编码算法程序移植到NiosⅡ中,并将嵌入式图像服务器与若干客户端接入网络进行联合调试,构建完整的网络视频监控系统, 实验结果表明,本系统视频压缩率高,监控图像质量良好,充分证明了系统软硬件与图像编解码算法设计成功。本系统具有成本低、扩展性好及适用范围广等优点,发展前景十分广阔。

    标签: H264 FPGA 网络视频监控

    上传时间: 2013-04-24

    上传用户:wang0123456789

  • 基于FPGA的JPEG压缩编码的研究与实现.rar

    随着移动终端、多媒体、通信、图像扫描技术的发展,图像应用日益广泛,压缩编码技术对图像处理中大量数据的存储和传输至关重要。同时, FPGA单片规模的不断扩大,在FPGA芯片内实现复杂的数字信号处理系统也成为现实,因此采用FPGA实现图像压缩已成为一种必然趋势。JPEG静态图像压缩标准应用非常广泛,是图像压缩中主要的标准之一。研究JPEG图像压缩在FPGA上的实现,具有广阔的应用背景。 论文从实际工程应用出发,通过设计图像压缩的IP核,完成JPEG压缩算法在FPGA上的实现。首先阐述JPEG基本模式的压缩编码的标准,然后在设计规划过程中,采用SOC的设计思想,给出整个系统的内部结构、层次划分,对各个模块的HDL实现进行详细的描述,最后完成整体验证。方案采用了IP核复用的设计技术,基于Xilinx公司本身的IP核,进行了再次开发。在研究JPEG标准的核心算法DCT的基础上,加以改进,设计了适合器件结构的基于DA算法的DCT变换的IP核。通过结构和算法的优化,提高了速度,减少占用过多的片内资源。 设计基于Xilinx的Virtex- II系列的FPGA的硬件平台,在ISE7.1中编译综合,最后通过Modelsim仿真验证。分辨率为352×288大小的源图像,在不同的压缩等级设置下,均测试通过。仿真验证的结果表明:基于FPGA的JPEG压缩编码占用较少的硬件资源,可在较高的工作频率下运行,设计在速度和资源利用率方面达到了较优的状态,能够满足一般图像压缩的要求。 整个设计可以作为单独的JPEG编码芯片也可以作为IP核添加到其他系统中去,具有一定的使用价值。

    标签: FPGA JPEG 压缩编码

    上传时间: 2013-04-24

    上传用户:nairui21