虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

雷达系统

雷达系统》是中航雷达与电子设备研究院在国防工业出版社2005年出版图书,该书可以供从事雷达和雷达对抗专业的工程技术人员使用,有可作为雷达和电子工程专业的教材和教学参考书。
  • 基于FPGA控制的高速数据采集系统设计与实现.rar

    数据采集系统是信号与信息处理系统中不可缺少的重要组成部分,同时也是软件无线电系统中的核心模块,在现代雷达系统以及无线基站系统中的应用越来越广泛。为了能够满足目前对软件无线电接收机自适应性及灵活性的要求,并充分体现在高性能FPGA平台上设计SOC系统的思路,本文提出了由高速高精度A/D转换芯片、高性能FPGA、PCI总线接口、DB25并行接口组成的高速数据采集系统设计方案及实现方法。其中FPGA作为本系统的控制核心和传输桥梁,发挥了极其重要的作用。通过FPGA不仅完成了系统中全部数字电路部分的设计,并且使系统具有了较高的可适应性、可扩展性和可调试性。 在时序数字逻辑设计上,充分利用FPGA中丰富的时序资源,如锁相环PLL、触发器,缓冲器FIFO、计数器等,能够方便的完成对系统输入输出时钟的精确控制以及根据系统需要对各处时序延时进行修正。 在存储器设计上,采用FPGA片内存储器。可根据系统需要随时进行设置,并且能够方便的完成数据格式的合并、拆分以及数据传输率的调整。 在传输接口设计上,采用并行接口和PCI总线接口的两种数据传输模式。通过FPGA中的宏功能模块和IP资源实现了对这两种接口的逻辑控制,可使系统方便的在两种传输模式下进行切换。 在系统工作过程控制上,通过VB程序编写了应用于PC端的上层控制软件。并通过并行接口实现了PC和FPGA之间的交互,从而能够方便的在PC机上完成对系统工作过程的控制和工作模式的选择。 在系统调试方面,充分利用QuartuslI软件中自带的嵌入式逻辑分析仪SignalTaplI,实时准确的验证了在系统整个传输过程中数据的正确性和时序性,并极大的降低了用常规仪器观测FPGA中众多待测引脚的难度。 本文第四章针对FPGA中各功能模块的逻辑设计进行了详细分析,并对每个模块都给出了精确的仿真结果。同时,文中还在其它章节详细介绍了系统的硬件电路设计、并行接口设计、PCI接口设计、PC端控制软件设计以及用于调试过程中的SignalTapⅡ嵌入式逻辑分析仪的使用方法,并且也对系统的仿真结果和测试结果给出了分析及讨论。最后还附上了系统的PCB版图、FPGA逻辑设计图、实物图及注释详细的相关源程序清单。

    标签: FPGA 控制 高速数据

    上传时间: 2013-07-09

    上传用户:sdfsdfs

  • 基于DSP/FPGA的多波形数字脉冲压缩系统硬件的研究与实现

    现代雷达系统广泛采用脉冲压缩技术,用以解决作用距离与分辨能力之间的矛盾。脉冲压缩是指雷达通过发射宽脉冲,保证足够的最大作用距离,而接收时,采用相应的脉冲压缩法获得窄脉冲以提高距离分辨率的过程。同时,数字信号处理技术的迅猛发展和广泛应用,为雷达脉冲压缩处理的数字化实现提供了可能。 本文主要研究雷达多波形频域数字脉冲压缩系统的硬件系统实现。在匹配滤波理论的指导下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形频域数字脉冲压缩系统。该系统可处理时宽在42μs以内、带宽在5MHz以下的线性调频信号(LFM),非线性调频信号(NLFM)和Taylor四相码信号,且技术指标完全满足实用系统的设计要求。 本文完成的主要工作和创新之处有:(1)基于双通道模数转换器AD10242设计高精度数据采集电路,为整个脉压系统的工作提供必要的条件。完成了前端模拟信号输入电路的优化和差分输入时钟的产生,以实现高精度采样。 (2)根据协议和脉压系统的工作要求,以基于FPGAEP1K100QC208完成系统控制,使整个脉压系统正确稳定地工作。同时以该FPGA生成双口RAM,实现数据暂存,以匹配采样速率和脉压系统频率。 (3)设计基于4片高性能ADSP21160M的紧耦合并行处理系统,以完成多波形频域数字脉冲压缩的全部运算工作。4片DSP共享外部总线,且各DSP以链路口互连,进行数据通信。各DSP还使用一个链路口连接到接口板DSP,将脉压结果送出。 (4)以一片ADSP21160M和一片EP1K100QC208为核心,设计输出板电路,完成数据对齐、求模和数据向下一级的输出,并产生模拟输出。 (5)调试并改进处理板和输出板。

    标签: FPGA DSP 多波形 压缩系统

    上传时间: 2013-06-11

    上传用户:qq277541717

  • 基于VC++和Direct3D的雷达PPI显示器仿真

    雷达显控终端作为对雷达数据的直观表述,是各种雷达系统中的重要组成部分。该文对Direct3D 和雷达显示器进行介绍,并在此基础上,提出一种新的基于VC++和Direct3D 的雷达P 型显示器仿真模型

    标签: Direct3D PPI VC 雷达

    上传时间: 2013-06-19

    上传用户:

  • 基于ARM的便携式雷达终端设计

    雷达显示与控制终端是雷达系统的重要组成部分,它必须能够对雷达进行精确的控制,同时对从雷达获取的数据进行有效的处理,将获取的目标信息以直观、有效、准确的方式呈现给雷达控制者。本文开展基于ARM的便携式战场侦察雷达终端的研究与设计,采用目前先进的嵌入式系统技术,设计能够完成显示与控制的智能终端,这对提高便携式战场侦察雷达的性能具有重要的意义。 便携式雷达终端的设计主要包括硬件平台的构建、软件开发平台的搭建和终端应用软件的开发。硬件平台的构建是整个设计的基础,硬件平台采用基于ARM920T的多接口高性能CPU S3C2410X处理器。软件开发平台的构建基于宿主机——目标机模式。雷达显示控制终端应用软件的开发包括:根据显控终端软件功能需求,进行软件模块划分;GUI界面程序的设计;电子地图的显示处理程序设计;雷达目标信息显示程序的设计;基于Qt/Embedded的串口通信程序的编写。考虑到雷达显示控制终端软件的稳定性、可靠性和实用性,软件设计基于嵌入式Linux操作系统,利用C++语言、Qt等相关软件工具包进行软件开发。 本文研究了嵌入式Linux与嵌入式GUI技术,在此基础上完成了便携式雷达终端硬件平台的构建和终端系统应用软件的编写与调试等工作,设计实现的便携式雷达终端符合现代雷达终端的各项要求。

    标签: ARM 便携式 雷达 终端设计

    上传时间: 2013-06-18

    上传用户:asasasas

  • 基于FPGA和DSP技术的二次雷达应答处理器

    该论文介绍二次雷达的基本概念、发展历史、工作流程和运作机理以及单脉冲二次雷达的系统原理,并且对传统的单脉冲二次雷达应答信号处理器的硬件结构进行改进,提出一种全新的应答处理器硬件结构,即FPGA+DSP的混合结构.这种硬件结构的特点是结构灵活,有较强的通用性.该论文围绕FPGA+DSP这种数字信号处理的硬件结构,阐述了它在单脉冲二次雷达应答数字信号处理器中的应用,使用VHDL语言设计FPGA程序,并且给出主要模块的仿真结果.FPGA主要完成距离计数、方位计数、脉冲分解、产生应答数据送给DSP、与PC104交换报表等功能.长时间的成功试验表明,基于FPGA和DSP技术的二次雷达应答信号处理器在3毫秒内可以同时处理四个重叠应答,计算所接收的每一个脉冲的到达方向,得到真实脉冲并且给出脉冲置信度.系统达到了预期的目的.该课题的另外一个重要意义是对传统的二次监视雷达应答信号处理器进行了改进,使单脉冲二次雷达系统的应答处理能力在可靠性、稳定性和系统精度三个方面有质的飞跃.

    标签: FPGA DSP 二次雷达 处理器

    上传时间: 2013-04-24

    上传用户:gokk

  • 基于FPGA控制的高速数据采集系统

    数据采集系统是信号与信息处理系统中不可缺少的重要组成部分,同时也是软件无线电系统中的核心模块,在现代雷达系统以及无线基站系统中的应用越来越广泛。为了能够满足目前对软件无线电接收机自适应性及灵活性的要求,并充分体现在高性能FPGA平台上设计SOC系统的思路,本文提出了由高速高精度A/D转换芯片、高性能FPGA、PCI总线接口、DB25并行接口组成的高速数据采集系统设计方案及实现方法。其中FPGA作为本系统的控制核心和传输桥梁,发挥了极其重要的作用。通过FPGA不仅完成了系统中全部数字电路部分的设计,并且使系统具有了较高的可适应性、可扩展性和可调试性。 在时序数字逻辑设计上,充分利用FPGA中丰富的时序资源,如锁相环PLL、触发器,缓冲器FIFO、计数器等,能够方便的完成对系统输入输出时钟的精确控制以及根据系统需要对各处时序延时进行修正。 在存储器设计上,采用FPGA片内存储器。可根据系统需要随时进行设置,并且能够方便的完成数据格式的合并、拆分以及数据传输率的调整。 在传输接口设计上,采用并行接口和PCI总线接口的两种数据传输模式。通过FPGA中的宏功能模块和IP资源实现了对这两种接口的逻辑控制,可使系统方便的在两种传输模式下进行切换。 在系统工作过程控制上,通过VB程序编写了应用于PC端的上层控制软件。并通过并行接口实现了PC和FPGA之间的交互,从而能够方便的在PC机上完成对系统工作过程的控制和工作模式的选择。 在系统调试方面,充分利用QuartuslI软件中自带的嵌入式逻辑分析仪SignalTaplI,实时准确的验证了在系统整个传输过程中数据的正确性和时序性,并极大的降低了用常规仪器观测FPGA中众多待测引脚的难度。 本文第四章针对FPGA中各功能模块的逻辑设计进行了详细分析,并对每个模块都给出了精确的仿真结果。同时,文中还在其它章节详细介绍了系统的硬件电路设计、并行接口设计、PCI接口设计、PC端控制软件设计以及用于调试过程中的SignalTapⅡ嵌入式逻辑分析仪的使用方法,并且也对系统的仿真结果和测试结果给出了分析及讨论。最后还附上了系统的PCB版图、FPGA逻辑设计图、实物图及注释详细的相关源程序清单。

    标签: FPGA 控制 高速数据 采集系统

    上传时间: 2013-06-09

    上传用户:lh25584

  • 基于FPGA的雷达时序控制器设计与实现

    雷达是由许多具有不同功能的分立模块组成作为一个非常复杂的系统,不同模块之间必须按照一定的时序协调工作。雷达时序控制器以触发脉冲的形式,为这些模块提供工作所需的精确时序。现代雷达系统的时序控制主要采用MCU、 ...

    标签: FPGA 雷达 时序 制器设计

    上传时间: 2013-07-05

    上传用户:yhm_all

  • 基于ADSP-TS201的着陆雷达恒虚警电路实现

    恒虚警在着陆雷达系统中有着重要的作用和地位。恒虚警处理可以避免杂波变化影响检测阈值, 提高雷达在各种干扰情况下的检测能力。文章首先介绍了恒虚警检测的原理,然后对几种典型方法进行了比较,选定单元平均选大恒虚警检测方法进行设计,并且实现了基于ADSP-TS201的恒虚警处理,最后通过Visual DSP++进行了仿真验证。

    标签: ADSP-TS 201 雷达 恒虚警

    上传时间: 2013-10-27

    上传用户:lixinxiang

  • W波段雷达导引头技术分析

    由于电子对抗技术的飞速发展,低频段电子干扰设备已经非常完善,低频段主动雷达的工作效能相应地大幅度降低。为了提高雷达系统的抗干扰能力,通过对国内外雷达技术发展趋势的研究,以及影响雷达系统抗干扰能力主要因素的分析,说明了采用更高频段的雷达导引头技术发展的重要性。以W波段雷达导引头技术发展及应用为前提,对其中需要解决的关键技术进行了分解,论述了W波段雷达导引头的基本实现方案、关键技术解决途径,得出W波段雷达导引头技术发展具有策略上的必要性和技术上的可行性的结论。

    标签: W波段 雷达导引头 技术分析

    上传时间: 2013-12-04

    上传用户:mikesering

  • LFM连续波雷达信道设计及关键技术研究

    LFM连续波雷达系统中,从发射通道泄露的强发射信号、近距离目标的强回波信号和天线罩的强反射信号会对接收机性能造成严重影响。低相噪高线性度的发射信号会显著提升雷达系统性能。介绍了LFM连续波雷达信道的设计。对其中的低相噪高线性度信号产生、收发隔离度控制和频率灵敏度控制(SFC)等关键技术进行了研究,这些技术在工程上有较高的应用价值。

    标签: LFM 连续波 关键技术 雷达信道

    上传时间: 2013-10-26

    上传用户:看到了没有