集成方法

共 257 篇文章
集成方法 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 257 篇文章,持续更新中。

对非整周期正弦波形信噪比计算方法的研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以双音多频信号为例,通过运用快速傅里叶变换和Hanning窗等数学方法,分析了信号频率,电平和相位之间的关系,推导出了计算非整周期正弦波形信噪比的算法,解决了数字信号处理中非整周期正弦波形信噪比计算精度低下的问题。以C

放大电路的分析方法

<P>  基本分析方法:</P> <P>  估算法</P> <P>  图解法</P> <P>  微变等效电路法</P>

一种改进的线性图像插值算法

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对传统的双线性插值法在对图像进行插值后会不可避免的产生边缘模糊的问题,提出了一种改进的线性插值法,该算法首先把待插值点分为三类,然后分别选取合适的已知

一种面向瞬时故障的容错技术的形式化方法

<span id="LbZY">软件发生瞬时故障时,可能会导致处理器状态改变,致使程序执行出现数据错误或者控制流错误。目前已有许多软件、硬件以及混合的解决方案,主要的方法是重复计算和检查副本的一致性。但是,生成正确的容错代码十分困难,而且几乎没有关于证明这些技术的正确性的研究。类型化汇编语言(TAL)是一种标准的程序安全性证明的方式。本文概述了一种面向瞬时故障的软硬结合的容错方法,以及对该方法的形

基于遗传算法的组合逻辑电路设计的FPGA实现

<p> <span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于遗传算法的组合逻辑电路的自动设计,依据给出的真值表,利用遗传算法自动生成符合要求的组合逻辑电路。由于遗传算法本身固有的并行性,采用软件实现的方法在速度上往往受到本质是串行计算的计算机制约,因此采用硬件化设

非线性电路的分析方法

<P>  非线性电路的分析方法</P> <P>  2.1 概述</P> <P>  2.2 非线性电路分析法</P> <P>  2.3 模拟乘法器</P>

便携式位置探测仪信号接收装置电路设计

<span id="LbZY">清管器在管道中运行时,其上的信号发射器发射出电磁脉冲信号,通过便携式位置探测仪上的信号接收装置接收信号,经过信号处理部分对信号进行解码、识别,最终将探测结果显示在液晶显示屏上。为了满足便携性的要求,探测仪采用低功耗设计,并大量使用贴片元件和功能集成的IC 。经过深入的理论研究和测试,制造出了试验样机,该样机圆满地完成了多种环境下的试验,并取得了良好的效果。<br /

最优噪声整形滤波器的设计

在需要对信号进行再量化的场合,可以通过加入dither来避免小信号再量化所产生的谐波失真,但同时会使噪声功率增加。这种情况下,可以利用人耳的心理声学特性,通过噪声整形来降低噪声的可闻性,提高实际的信噪比,改善音质。本文提出了两种新的设计最优噪声整形滤波器的方法-遗传算法和非线性优化算法,并分别实现了原采样率下和过采样率下基于心理声学模型的最优噪声整形滤波的设计。结果证明,该方法灵活方便、实现效果良

校准iMEMS陀螺仪

校准iMEMS陀螺仪,本内容介绍了一种执行校准和温度补偿的方法<br /> <br />

MT-011 找出那些难以琢磨、稍纵即逝的ADC闪码和亚稳状态

数字通信系统设计关注的一个主要问题是误码率(BER)。ADC噪声对系统BER的影响可以分析得出,但前提是该噪声须为高斯噪声。遗憾的是,ADC可能存在非高斯误码,简单分析根本无法预测其对BER的贡献。在数字示波器等仪表应用中,误码率也可能造成问题,尤其是当器件工作于&ldquo;单发&rdquo;模式时,或者当器件尝试捕获偶尔出现的瞬变脉冲时。误码可能被误解为瞬变脉冲,从而导致错误的结果。本指南介绍

集成低噪声VCO的ADF4350系列PLL之特性和应用

<div> ADF4350/1系列是什么?

编码译码集成电路VD5026 VD5027

<P>  VD5026,VD5027是CMOS大规模数字集成电路(见图1)。前者是编码器,后者是译码器。他们组合应用起来构成一个发射—接收数字编译码系统。</P>

一种DDS任意波形发生器的ROM优化方法

<span style="color: rgb(102, 102, 102); font-family: 宋体, Arial, Helvetica, sans-serif; line-height: 25px;">提出了一种改进的基于直接频率合成技术(DDS)的任意波形发生器在现场可编程门阵列(FPGA)上的实现方法。首先将三角波、正弦波、方波和升/降锯齿波的波形数据写入片外存储器,当调用时再将相

集成运算放大器应用手册.part6

电子爱好者和电子工程师必备资料

浅议模拟电子技术的学习要点与方法

浅议_模拟电子技术_的学习要点与方法

铝电解电容器:详细介绍原理,应用,使用技巧

<P class=diarycontent style="MARGIN: 0cm 0cm 0pt; LAYOUT-GRID-MODE: char; LINE-HEIGHT: 12pt; mso-pagination: none"><FONT size=3>铝电解电容器:详细介绍原理,应用,使用技巧<p></p></FONT></P> <P class=MsoNormal style="MARGIN

模拟电路教程

我也是下别人的,内容涵盖了许多模拟电路的基本知识,如半导体,场效应管,集成运算放大器,低频功率放大电路,等等,很不错的

智能仪表中调节参数的数字化方法及其应用

本文主要介绍对智能仪表中调节参数的一种新方法。米取了通用的徽调 电位器的硬件电路和经过数字化处理的软件方法, 使参数的调节及修正既方便又能 长期保存。文中给出了有关的数学推导、硬件电路及软件程序。

基于FPGA的全新数字化PCM中频解调器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了对中频PCM信号进行直接解调,提出一种全新的数字化PCM中频解调器的设计方法。在实现过程中,采用大规模的FPGA芯片对位帧同步器进行了融合,便于设备的集成化和小型化。这种新型的中频解调器比传统的基带解调器具有硬件成

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性