虫虫首页|资源下载|资源专辑|精品软件
登录|注册

随机序列

随机序列(randomsequence),也称随机数列,全称随机变量序列,是由随机变量组成的数列。它在概率论和统计学中都十分重要。
  • 关于m序列等随即序列的若干好文章

    关于m序列等随即序列的若干好文章,随机序列在图像音频视频等加密过程中有很大作用,文章中有随机序列实现的源代码,很有研究价值。

    标签: 序列

    上传时间: 2013-12-24

    上传用户:shinesyh

  • 混沌序列发生器

    混沌序列发生器,一种随机序列的预测!时间序列的分析和预测!

    标签: 混沌序列 发生器

    上传时间: 2016-02-18

    上传用户:dengzb84

  • 直接序列扩频通信中PN码同步技术的研究

    直接序列扩频通信中PN码同步技术的研究,对于研究伪随机序列和扩频通信的人很有帮助哦、

    标签: 直接序列 扩频通信 PN码 同步技术

    上传时间: 2013-12-17

    上传用户:zhuoying119

  • 产生PN序列

    产生PN序列,及产生伪随机序列,可用于数字水印扩频等

    标签: 序列

    上传时间: 2016-10-21

    上传用户:Avoid98

  • 生成m序列和gold的matlab程序代码

    生成m序列和gold的matlab程序代码,可以作为扩频序列的伪随机序列

    标签: matlab gold 序列 代码

    上传时间: 2017-03-27

    上传用户:缥缈

  • 上载的内容为随机信号处理的作业,具体是:其中W(t)为均值为零

    上载的内容为随机信号处理的作业,具体是:其中W(t)为均值为零,方差为3的白噪声。 (1)产生若干组500个点长随机序列。 (2)找一个ARMA模型与(1)中的500个点匹配。 (3)在产生一个500个点长的随机序列校正。

    标签: 随机 信号处理

    上传时间: 2013-12-06

    上传用户:yph853211

  • 直接序列扩频系统MATLAB仿真(BPSK调制)

    直接序列扩频通信系统(DSSS)是目前应用最为广泛的系统。在发送端,直扩系统将发送序列用伪随机序列扩展到一个很宽的频带上去,在接受端又用相同的扩频序列进行解扩,回复出原有信息。由于干扰信息与伪随机序列不相关,扩频后能够使窄带干扰得到有效的抑制,提高输出信噪比。

    标签: MATLAB BPSK 直接序列 扩频系统 仿真 调制

    上传时间: 2018-04-14

    上传用户:LoveShes

  • MATLAB高斯序列

    代码分析,高斯随机序列的产生,包括图形展示

    标签: MATLAB 高斯 序列

    上传时间: 2020-05-18

    上传用户:cx123

  • 基于FPGA的列车扩频通信基带处理器设计

      扩展频谱通信系统与常规的通信系统相比,具有很强的抗人为干扰、窄带干扰、多径干扰的能力。  本文介绍了扩展频谱通信的基本原理,对其数字实现方法进行了深入分析和研究。详细阐述了扩频理论基础一香农定理;建立了扩频通信系统的数学模型,并对其进行了分析;在对伪随机序列研究的基础上,提出了应用于本系统的m序列,并对其应用特性进行了研究;提出了中频调制方案DQPSK,对其进行了分析;深入研究了接收的同步问题—捕获和跟踪,并且在对数字匹配滤波器原理及其实现方法进行深入研究的基础上,提出基于数字匹配滤波器的捕获和跟踪方案;采用相关检测的解扩原理,完成了扩频数据的解扩。 

    标签: FPGA 列车 扩频通信 基带处理器

    上传时间: 2013-07-11

    上传用户:lh25584

  • 基于FPGA的Turbo码编译码器研究与实现

    本文以Turbo码编译码器的FPGA实现为目标,对Turbo码的编译码算法和用硬件语言将其实现进行了深入的研究。 首先,在理论上对Turbo码的编译码原理进行了介绍,确定了Max-log-MAF算法的译码算法,结合CCSDS标准,在实现编码器时,针对标准中给定的帧长、码率与交织算法,以及伪随机序列模块与帧同步模块,提出了相应解决方案;而在相应的译码器设计中,采用了FPGA设计中“自上而下”的设计方法,权衡硬件实现复杂度与处理时延等因素,优先考虑面积因素,提高元件的重复利用率和降低电路复杂度,来实现Turbo码的Max-log-MAP算法译码。把整个系统分割成不同的功能模块,分别阐述了实现过程。 然后,基于Verilog HDL 设计出12位固点数据的Turbo编译码器以及仿真验证平台,与用Matlab语言设计的相同指标的浮点数据译码器进行性能比较,得到该设计的功能验证。 最后,研究了Tuxbo码译码器几项最新技术,如滑动窗译码,归一化处理,停止迭代技术结合流水线电路设计,将改进后的译码器与先前设计的译码器分别在ISE开发环境中针对目标器件xilinx Virtex-Ⅱ500进行电路综合,证实了这些改进技术能有效地提高译码器的吞吐量,减少译码时延和存储器面积从而降低功耗。

    标签: Turbo FPGA 编译码器

    上传时间: 2013-04-24

    上传用户:haohaoxuexi