STC-ISP下载编程烧录软件控件注册工具。
上传时间: 2013-11-11
上传用户:hakim
quartus ii 数字钟设计 东南大学大二电路实验验收资料
上传时间: 2013-10-20
上传用户:dengzb84
针对数字钟双面板设计较为复杂的问题,利用国内知名度最高、应用最广泛的电路辅助设计软件Protel dxp 2004进行了电路板设计,本文提供了设计的一些方法和技巧,快速、准确地完成数字钟双面电路板的设计,采用双面板设计,布线面积是同样大小的单面板面积的两倍,其布线可以在两面间互相交错,所以更节省空间。
上传时间: 2013-11-05
上传用户:天涯
用FPGA设计多功能数字钟
上传时间: 2013-10-27
上传用户:ommshaggar
赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下,该解决方案都能保留时序结果。
上传时间: 2015-01-02
上传用户:wutong
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。
上传时间: 2013-10-24
上传用户:古谷仁美
本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成综合、仿真。此程序通过下载到FPGA 芯片后,可应用于实际的数字钟显示中。 关键词:Verilog HDL;硬件描述语言;FPGA Abstract: In this paper, the process of designing multifunctional digital clock by the Verilog HDL top-down design method is presented, which has shown the readability, portability and easily understanding of Verilog HDL as a hard description language. Circuit synthesis and simulation are performed by Altera QuartusⅡ 4.1 and ModelSim SE 6.0. The program can be used in the truly digital clock display by downloading to the FPGA chip. Keywords: Verilog HDL;hardware description language;FPGA
上传时间: 2013-11-10
上传用户:hz07104032
针对飞机舱门气动加载试验的特点,分析了21个加载通道的测控要求,应用分布式控制方案,采用上下位机结构;选用PCI板卡及合理的调理电路设计,完成了下位机的采集通信功能;上位机中,在labWindows/CVl平台下实现了了监督控制与数据采集,利用多线程机制及多媒体定时器技术,保证了多通道分布式系统中的实时性要求,该电气设计在地面模拟飞行试验中工作良好,充分满足了试验的各项指标要求。
上传时间: 2013-11-21
上传用户:
显控触摸屏 编程软件 USB驱动。
标签: SKWorkshop USB 驱动 XP
上传时间: 2013-10-28
上传用户:pol123
VGA工控板——PLC驱动液晶显示器、触摸屏
上传时间: 2013-11-05
上传用户:18710733152