采样时间
共 85 篇文章
采样时间 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 85 篇文章,持续更新中。
CMOS和TTL电路探讨
<p>
通常以为TTL门的速度高于“CMOS门电路。影响TTL门电路工作速度的主要因素是电路内部管子的开关特性、电路结构及内部的各电阻数值。电阻数值越大,作速度越低。管子的开关时间越长,门的工作速度越低。门的速度主要体现在输出波形相对于输入波形上有“传输延时”tpd。将tpd与空载功耗P的乘积称“速度-功耗积”,做为器件性能的一个重要指
一种改进的基于时间戳的空间音视频同步方法
<span id="LbZY">空间多媒体通信过程中存在的不可预测的分组数据丢失、乱序,可变的链路传输及处理时延抖动以及收发端时钟不同步与漂移等问题,这可能导致接收端在对音视频数据进行显示播放时产生音视频不同步现象。为了解决此问题,提出了一种改进的基于时间戳的空间音视频同步方法,该方法采用一种相对时间戳映射模型,结合接收端同步检测和缓冲设计,能够在无需全网时钟和反馈通道的情况下,实现空间通信中的音
单端10-bit SAR ADC IP核的设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">本设计通过采用分割电容阵列对DAC进行优化,在减小了D/A转换开关消耗的能量、提高速度的基础上,实现了一款采样速度为1
低功耗高速跟随器的设计
提出了一种应用于CSTN-LCD系统中低功耗、高转换速率的跟随器的实现方案。基于GSMC±9V的0.18 μm CMOS高压工艺SPICE模型的仿真结果表明,在典型的转角下,打开2个辅助模块时,静态功耗约为35 μA;关掉辅助模块时,主放大器的静态功耗为24 μA。有外接1 μF的大电容时,屏幕上的充放电时间为10 μs;没有外接1μF的大电容时,屏幕上的充放电时间为13μs。验证表明,该跟随器能
精密运算放大器自动校零
运算放大器集成电路,与其它通用<BR>集成电路一样,向低电压供电方向发<BR>展,普遍使用3V供电,目的是减少功<BR>耗和延长电池寿命。这样一来,运算放<BR>大器集成电路需要有更高的元件精度和<BR>降低误差容限。运算放大器一般位于电<BR>路系统的前端,对于时间和温度稳定性<BR>的要求是可以理解的,同时要改进电路<BR>结构和修调技术。当前,运算放大器是<BR>在封装后用激光修调和斩波器稳
过采样∑—△ADC的原理及实现
论述了过采样Σ一AADC的基本原理及结构,分析了Σ一△调制器的频域传输特性和系统的信噪比,给出了实现不同的A/D转换精度必须满足的条件和用单片机实现Σ一AADC的具体方法和电路.实际使用表明,该方法测量结果可靠,具有实用价值.<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120319154
ADI处理器实用丛书-高速设计技术
<p>
本书内容包括三大部分:第1 部分从运算放大器的基本概念和理论出发,重点介绍了运算放大器的原理与设计,以及在各种电子系统中的应用,包括视频应用、RF/IF 子系统(乘法器、调制器和混频器)等;第2 部分主要介绍了高速采样和高速ADC 及其应用、高速DAC 及其应用、以及DDS 系统与接收机子系统等;第3 部分介绍了有关高速硬件设计技术,如仿真、建模、原型、布局、去藕与接地,以及EMI 与R
LDO线性稳压器动态频率补偿电路设计
摘要:对LDO线性稳压器关键技术进行了分析,重点分析了LDO稳压器的稳定性问题,在此基础上提出了一种新型的动态频率补偿电路,利用MOS管的开关电阻、寄生电容等构成的电阻电容网络,通过采样负载电流而改变MOS开关管的工作点或工作状态,即改变开关电阻、寄生电容的值,从而实现动态的频率补偿。与传统方法相比,该电路大大提高了系统的瞬态响应性能。<br />
关键词:LDo;稳定性;ESR;动态频率补偿
高等模拟集成电路
近年来,随着集成电路工艺技术的进步,电子系统的构成发生了两个重要的变化: 一个是数字信号处理和数字电路成为系统的核心,一个是整个电子系统可以集成在一个芯片上(称为片上系统)。这些变化改变了模拟电路在电子系统中的作用,并且影响着模拟集成电路的发展。 数字电路不仅具有远远超过模拟电路的集成规模,而且具有可编程、灵活、易于附加功能、设计周期短、对噪声和制造工艺误差的抗扰性强等优点,因而大多数复杂系统以数
任意波发生器的研究与设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">在任意波形发生器设计中,DDS技术具有成本低、功耗小、分辨率高和切换时间快等优点,但波形形状任意可编辑性较差;软件无线电技术可产生任意复杂波形,但切换时
过采样法提高A_D分辨率和信噪比
介绍一种简便的方法, 只用软件就可以将转换器位数提高, 并且还能同时提高采样系统的信噪比。通过实际验证, 证明该方法是成功的。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120319153A0462.jpg" />
新型文字电话中数字滤波器的设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">文中介绍了应用在新型文字电话中的数字滤波器设计技术,这种电话使用了dsPIC33F系列微处理器。采用dsPIC单片机专用
非均匀采样的频谱研究
非均匀采样的一个很大的优点就是它具有抗频率混叠的性能[ ],首先从均匀采样讨论由采样而引起的频谱混叠现象,在均匀采样和非均匀采样的频谱图对比中讨论两种采样方式引起的不同的频谱混叠现象,从对比中分析非均匀采样方式的优势。从最简单的非均匀采样方法逐步深入到完全随机的非均匀采样方法,研究由于采样方法的改变对数字信号频谱的影响。最后可以看到非均匀采样的方法可以将混叠信号的频谱降低到完全不影响对真实信号的检
大学物理实验RC电路时间常数的Multisim仿真测试
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于探索大学物理电学实验仿真技术的目的,采用Multisim10仿真软件对RC电路时间常数参数进行了仿真实验测试。从RC电路电容充、放电时电容电压uC的表达式出发,分析了uC与时间常数之间的关系,给出了几种Multis
交流电压,电流转换器
交流电压,电流转换器 特点: 精确度0.25%满刻度(RMS) 多种输入,输出选择 输入与输出绝缘耐压2仟伏特/1分钟 冲击电压测试5仟伏特(1.2x50us) (IEC255-4,ANSI C37.90a/1974) 突波电压测试2.5仟伏特(0.25ms/1MHz) (IEC255-4) 尺寸小,稳定性高 2:主要规格 精确度:0.25%F.S.(RMS) (23 ±5℃) 输入
无功功率自动补偿控制器
1) 全数字化设计,交流采样,人机界面采用大屏幕点阵图形128X64 LCD中文液晶显示器。 2) 可实时显示A、B、C各相功率因数、电压、电流、有功功率、无功功率、电压总谐波畸变率、电流总谐波畸变率、电压3、5、7、9、11、13次谐波畸变率、电流3、5、7、9、 11、13次谐波畸变率频率、频率、电容输出显示及投切状态、报警等信息。 3) 设置参数中文提示,数字输入。 4) 电容器控制方案支持
非理想运放构建的低通滤波电路优化设计
<span id="LbZY">分析了基于理想运算放大器构建的滤波器性能以及参数选原则。针对理想运算放大器所构建的滤波器模型当运算放大器为非理想器件时所制造出的滤波器响应性能并不理想这一问题。研究了非理想运算放大器构建的滤波器器件参数对响应时间的影响,提出了一种选取其最优参数值以构建所需滤波器的方法,实验结果表明了该方法的有效性。<br />
<img alt="" src="http://dl.
24位AD转换器CS5361原理及应用
CS5361 是CRYSTAL 公司推出的192kHz 采样率、多位( 24 位) 音频
I2C上拉电阻取值问题
I2C 的上拉电阻可以是1.5K,2.2K,4.7K, 电阻的大小对时序有一定影响,对信号的上升时间和下降时间也有影响,一般接1.5K 或2.2K.<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12032115060B50.jpg" />
2.5Gbs限幅放大器设计
限幅放大器信号通道利用多级放大方式"降低了输出信号上升:下降时间"减小了级间驱动能力不匹配对信号完整性的影响#通过负反馈环路消除了信号通道上的偏移电压"采用独特的迟滞技术"使检测电路的迟滞对外接电阻变化不敏感!<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120329145610648