采样接收机

共 48 篇文章
采样接收机 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 48 篇文章,持续更新中。

AN-1064了解AD9548的输入基准监控器

<p> &nbsp;</p> <div> 如AD9548数据手册所述,AD9548的输入端最多可支持八个独立参考时钟信号。八路输入各有一个专用参考监控器,判断输入参考信号的周期是否满足用户要求。图1是参考监控器和必要支持元件的框图。参考监控器测量输入参考信号的周期,并声明信号是过慢还是过快,即表示参考信号有误。该信息保存在参考状态寄存器内(各参考监控器具有用户可读取的专用状态寄存器)。虽然参考

低频接收机自动增益控制电路的分析与设计

<p> &nbsp;</p> <div> 文章在分析电路噪声、等效噪声输入带宽和自动增益控制原理的基础上, 介绍了一种低频接收机自动增益控制电路的设计。

船载USB系统跟踪数传信号可行性研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">讨论了一种船载USB系统跟踪数传信号可行性的方案,为实现船载USB系统对飞船目标跟踪功能的备份提供了一个新的思路,该方案通过切换船载USB系统中跟踪接收机软件状态的方式来实现,此方法已成功应用于跟踪过境数传信号目标的跟

时钟抖动和相位噪声对采样系统的影响

如果明智地选择时钟,一份简单的抖动规范几乎是不够的。而重要的是,你要知道时钟噪声的带宽和频谱形状,才能在采样过程中适当地将它们考虑进去。很多系统设计师对数据转换器时钟的相位噪声和抖动要求规定得不够高,几皮秒的时钟抖动很快就转换成信号路径上的数分贝损耗。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12050Q52953630

带有增益提高技术的高速CMOS运算放大器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流

电流无源采样仿真(multisim)

本电路是实际应用电路,参数设置仿真与实际应用相符,朋友们可直接采用!

MT-017 过采样插值DAC

过采样和数字滤波有助于降低对ADC前置的抗混叠滤波器的要求。重构DAC可以通过类似的方式运用过采样和插值原理。

基于采用分立元件设计的LC谐振放大器的设计方案

<span id="LbZY">介绍了基于采用分立元件设计的LC谐振放大器的设计方案与实现电路, 可用于通信接收机的前端电路,主要由衰减器、谐振放大器、AGC电路以及电源电路四部分组成。通过合理分配各级增益和多种措施提高抗干扰性,抑制噪声,具有中心频率容易调整、稳定性高的特点。电路经实际电路测试表明具有低功耗、高增益和较好的选择性。<br /> <img alt="" src="http://dl

5 Gsps高速数据采集系统的设计与实现

<p> <span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数

电压电流采样电路及参考文献

对交流信号进行采样进行ad转换

调频接收机经典设计讲解(超详细)

介绍调频收音机各部分单元电路及功能,整机工作原理

用于UHF RFID阅读器的无电感巴伦LNA设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">设计了一款用于UHF RFID射频前端接收机的高线性度LNA。该低噪声放大器采用噪声消除技术,具有单端输入差分输出的功能,能够同时实现输出平衡,噪声消除

基于F1596的乘积型混频器电路设计与实现

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对混频器在接收机电路中的重要性,设计实现了一种基于F1596的乘积型混频器电路。为使该电路能够输出频率稳定的信号,在电路设计中采用鉴频器取样控制VCO

最优噪声整形滤波器的设计

在需要对信号进行再量化的场合,可以通过加入dither来避免小信号再量化所产生的谐波失真,但同时会使噪声功率增加。这种情况下,可以利用人耳的心理声学特性,通过噪声整形来降低噪声的可闻性,提高实际的信噪比,改善音质。本文提出了两种新的设计最优噪声整形滤波器的方法-遗传算法和非线性优化算法,并分别实现了原采样率下和过采样率下基于心理声学模型的最优噪声整形滤波的设计。结果证明,该方法灵活方便、实现效果良

MSP430ADC采样12864显示

自己整理的MSP430程序,已经调试通过,注释清晰模块化很强。16位AD采样,12864字符数字显示,欢迎下载,如有改进意见希望回馈。谢谢!

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性

运行多个过采样数据转换器的方法

本文将以ADS1252 ADC为例介绍在使用过采样数据转换器设计同步取样系统时需要考虑到的一些因素。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120320140GCR.jpg" />

Σ-Δ模数转换器工作原理及简单分析

<span id="LbZY">&sum;-&Delta;A/D转换器是一种高精度的模数转换器,它和传统的A/D转换器不同,具有高分辨率、高集成度、造价低和使用方便的特点, 并且越来越广泛地使用在一些高精度仪器仪表和测量设备中。文章从信号的过采样、噪声整形、数字抽取滤波等方面分析了&sum;-&Delta;A/D转换器的工作原理,对人们全面了解&sum;-&Delta;A/D转换器有一定的帮助。<

单端10-bit SAR ADC IP核的设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">本设计通过采用分割电容阵列对DAC进行优化,在减小了D/A转换开关消耗的能量、提高速度的基础上,实现了一款采样速度为1

低噪声放大器(LNA)

LNA的功能和指标<BR>二端口网络的噪声系数<BR>Bipolar LNA<BR>MOS LNA<BR>非准静态(NQS)模型和栅极感应噪声<BR>CMOS最小噪声系数和最佳噪声匹配<BR>参考文献<BR>LNA 的功能和指标<BR>&#8226; 第一级有源电路,其噪声、非线性、匹配等性<BR>能对整个接收机至关重要<BR>&#8226; 主要指标<BR>– 噪声系数(NF)<BR>取决于系统