通常

共 16 篇文章
通常 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 16 篇文章,持续更新中。

四大EMC设计技巧讲解

EMC设计中的滤波器通常指由L,C构成的低通滤波器。滤波器结构的选择是由&quot;最大不匹配原则&quot;决定的。即在任何滤波器中,电容两端存在高阻 抗,电感两端存在低阻抗。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120401150129210.jpg" />

高速电路设计与实现

通常认为如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),就称为高速电路。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120425150924135.jpg" /><br />

MT-018 有意为之的非线性DAC

通常,我们都是在强调数据转换器中保持良好微分和积分线性度的重要性。不过,在一些 情况下,有意为之的非线性ADC和DAC(但保持良好的微分线性度)会非常有用,尤其是在 处理具有宽动态范围的信号时。

ADC的九个关键指标

<p> &nbsp;</p> <p>   模拟转换器性能不只依赖分辨率规格</p> <p>   大量的模数转换器(ADC)使人们难以选择最适合某种特定应用的ADC器件。工程师们选择ADC时,通常只注重位数、信噪比(SNR)、谐波性能,但是其它规格也同样重要。本文将介绍ADC器件最易受到忽视的九项规格,并说明它们是如何影响ADC性能的。</p> <p>   1. SNR比分辨率更为重要。</

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性

High-Speed Digital System desi

前面讨论了很多内容,基本上涉及了有关PCB板的绝大部分相关的知识。第二章探讨了传输线的基本原理,第三章探讨了串扰,在第四章里我们阐述了许多在现代设计中必须关注的非理想互连的问题。对于信号从驱动端引脚到接收端引脚的电气路径的相关问题,我们已经做了一些探究,然而对于硅芯片,即处于封装内部的IC来说,其信号传输通常要通过过孔和连接器来进行,对这样的情况我们该如何处理?在本章中,我们将通过对封装、过孔和连

ESD保护电路的设计

ESD 静电放电给你的电子产品带来致命的危害不仅降低了产品的可靠性增加了维修成本而且不符合欧洲共同体规定的工业标准EN61000-4-2 就会影响产品在欧洲的销售所以电子设备制造商通常会在电路设计的初期就考虑ESD 保护电路本文将讨论ESD保护电路的几种方法.<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-1202151002

电子学名词介绍

电子学名词<BR>1、 电阻率---又叫电阻系数或叫比电阻。是衡量物质导电性能好坏的一个物理量,以字母ρ表示,单位为欧姆*毫米平方/米。在数值上等于用那种物质做的长1米截面积为1平方毫米的导线,在温度20C时的电阻值,电阻率越大,导电性能越低。则物质的电阻率随温度而变化的物理量,其数值等于温度每升高1C时,电阻率的增加与原来的电阻电阻率的比值,通常以字母α表示,单位为1/C。<BR>2、 电阻的温

CMOS和TTL电路探讨

<p> 通常以为TTL门的速度高于&ldquo;CMOS门电路。影响TTL门电路工作速度的主要因素是电路内部管子的开关特性、电路结构及内部的各电阻数值。电阻数值越大,作速度越低。管子的开关时间越长,门的工作速度越低。门的速度主要体现在输出波形相对于输入波形上有&ldquo;传输延时&rdquo;tpd。将tpd与空载功耗P的乘积称&ldquo;速度-功耗积&rdquo;,做为器件性能的一个重要指

磁珠的原理及应用

<P><FONT face=宋体>由于电磁兼容的迫切要求,电磁干扰</FONT>(EMI)<FONT face=宋体>抑制元件获得了广泛的应用。然而实际应用中的电磁兼容问题十分复杂,单单依靠理论知识是完全不够的,它更依赖于广大电子工程师的实际经验。为了更好地解决电子产品的电磁兼容性这一问题,还要考虑接地、</FONT> <FONT face=宋体>电路与</FONT>PCB<FONT face=宋

运算放大器中的虚断虚短应用

<P>  虚短和虚断的概念</P> <P>  由于运放的电压放大倍数很大,一般通用型运算放大器的开环电压放大倍数都在80 dB以上。而运放的输出电压是有限的,一般在 10 V~14 V。因此运放的差模输入电压不足1 mV,两输入端近似等电位,相当于 “短路”。开环电压放大倍数越大,两输入端的电位越接近相等。</P> <P>  “虚短”是指在分析运算放大器处于线性状态时,可把两输入端视为等电位,这一

差分数据传输有何区别

<div> 隔离器的主要功能是通过电气隔离栅传送某种形式的信息,同时阻止电流。隔离器采用绝缘材料制造,可以阻止电流,隔离栅两端都有耦合元件。信息通常在传输通过隔离栅之前由耦合元件编码。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-121211153131R6.jpg" style="width: 496px; heigh

数字容性隔离器的磁场抗扰度

<div> 数字容性隔离器的应用环境通常包括一些大型电动马达、发电机以及其他产生强电磁场的设备。暴露在这些磁场中,可引起潜在的数据损坏问题,因为电势(EMF,即这些磁场形成的电压)会干扰数据信号传输。由于存在这种潜在威胁,因此许多数字隔离器用户都要求隔离器具备高磁场抗扰度 (MFI)。许多数字隔离器技术都声称具有高 MFI,但容性隔离器却因其设计和内部结构拥有几乎无穷大的MFI。本文将对其设计进

电路分析基础-ppt教程

<P>第一章&nbsp; 基 础 知 识<BR>由电阻、电容、电感等集中参数元件组成的电路称为集中电路。<BR>1.1&nbsp; 电路与电路模型<BR>1.2&nbsp; 电路分析的基本变量<BR>1.3&nbsp; 电阻元件和独立电源元件<BR>1.4&nbsp; 基尔霍夫定律<BR>1.5&nbsp; 受&nbsp; 控&nbsp; 源<BR>1.6&nbsp; 两类约束和KCL,KVL方程

针对高速应用的电流回授运算放大器

讯号路径设计讲座(9)针对高速应用的电流回授运算放大器<BR>电流回授运算放大器架构已成为各类应用的主要解决方案。该放大器架构具有很多优势,并且几乎可实施于任何需要运算放大器的应用当中。<BR>电流回授放大器没有基本的增益频宽产品的局限,随着讯号振幅的增加,而频宽损耗依然很小就证明了这一点。由于大讯号具有极小的失真,所以在很高的频率情况下这些放大器都具有极佳的线性度。电流回授放大器在很宽的增益范围

脉冲波形的产生和整形

<p> 脉冲波形的产生和整形:介绍矩形脉冲波形的产生和整形电路。<br /> 在脉冲整形电路中。介绍了最常用的两类整形电路&mdash;&mdash;施密特触发器和单稳态触发器电路。在本章的最后,讨论了广为应用的555定时器和用它构成施密特触发器、单稳态触发器和多谐振荡器的方法。<br /> 7.1单稳态触发器<br /> 单稳态触发器的工作特性具有如下的显著特点;<br /> 第一,它