华为通信产品关于电源口、信号口和天馈口的保护电路设计指导规范
标签: 防护电路
上传时间: 2022-05-03
上传用户:
以STM32F103C8T6为核心,设计了无刷直流电机控制器硬件电路。电路主要包括IR2310构成的PWM驱动电路、IRF3808构成的逆变电路、增量式旋转编码构成的速度反馈电路。控制器具有CAN和RS232通信接口,可与计算机或PLC构成速度或位置伺服系统。利用由xPC目标搭建的半实物仿真平台对PI参数进行整定。测试了控制器的速度伺服响应性能,给定速度为2400rpm时,控制器响应时间为0.32s。实验结果表明,系统工作可靠,稳定性好,响应速度快,可以满足上肢康复机器人的机械臂速度控制性能要求。The hardware circuit of Brushless DC motor controller is designed by taking STM32F103C8T6 as the core,which mainly includes PWM driving circuits made up of IR2310,inverter circuit formed by IRF3808,speed feedback circuit composed of incremental rotary encoder and so on.Speed servo control system or position servo control system can be composed of BLDM controller with computer or PLC through CAN communication interface or RS232 serial communication interface.By using the hardware in the loop simulation platform built by xPC target,the PI parameters are set up.The Speed servo response performance of the controller is tested.When the speed is 2 400 rpm,the response time of the controller is 0...
上传时间: 2022-05-07
上传用户:
作为一种全新的探测技术,激光雷达已广泛应用于大气、陆地、海洋探测、空中交会对接、侦察成像、化学试剂探测等领域。与传统雷达技术相比,激光雷达是一种通过发射特定波长的激光,处理并分析回波信号,实现目标探测的技术,具有高测量精度、精细的时间和空间分辨率,以及极大的探测距离等优点,目前已成为一种重要的探测手段。激光雷达探测系统需采用硬件电路实现系统的控制以及回波信号的处理、分析,从而实现目标距离、速度、姿态等参数的测量,因此研制高速、高精度、性能稳定、性价比高、保密性强的处理电路,对提升激光雷达探测系统的整体性能有着十分重要的意义。 激光雷达系统控制及信号处理电路有多种实现方案,传统的MCU实现方案较为普遍,但受线程的带宽限制,且难以提高系统的精度与复杂性;采用 FPGA、ARM或DSP实现信号处理架构,一定程度上提高了系统的带宽与复杂度,但成本较高,功耗较大,且开发周期较长。针对目前激光目标探测系统中,对系统控制复杂度,信号处理实时性,整体性能与功耗等要求,论文提出了一种基于 CPLD与MCU架构的电路改进方案。该方案采用高速并行的现场可编程PLD器件,完成相关电路的控制与回波信号的实时处理、分析;同时选用线程处理优势较强的MCU,实现相关信号的控制与高速串口的收发,完成PC软件终端的通信。 本文结合所提出的基于 CPLD与 MCU架构的硬件电路设计方案,选用了Altera的MAX II CPLD器件EPM240T100C5N,以及宏晶科技公司的增强型单片机STC12LE5A60S2,实现了激光雷达系统控制及信号处理等功能。文中详细介绍了实验系统的设备资源与硬件电路的模块化设计,完成了相关外设的驱动控制,并采用 CPLD与 MCU完成了回波信号的采集、处理与分析,最终通过与所设计PC软件终端的通信,实现与硬件电路板的实时数据上传。 目前板卡在100MHz主频下工作,可完成10kHz激光器的触发,并行实现回波信号的实时处理与分析,以及921600波特率下的高速串口通信。结合激光雷达实验系统,多次进行硬件电路的测试与实验,表明本文设计的激光雷达系统控制及信号处理硬件电路功能正常,性能稳定,且功耗低,保密性强,符合设计的需求,实验证明本文所提出方案的具有一定的可...
上传时间: 2022-05-28
上传用户:xsr1983
DVI(Digital Visual Interface),是1999年由Silicon Im-age、lntel(英特尔)、Compaq(康柏)、IBM、HP(惠普)、NEC、Fujitsu(富士通)等公司共同组成的数字显示工作组DDWG(Digital Display Working Group)推出的接口标准,其外观是一个24针的接插件(中-1。DVI接口采用高速串行的方式传输数据,在正常的使用情况下,DVI传输从计算机引出后直接连接到显示终蜡,中间只经过两对匹配的连接器和长度比较短的DVI线缆,DVI信号在这种情况下的传输一般都不会存在什么问题。当前在工业控制等恶劣环境领域DVI接口的使用频率也越来越频繁,在工业控制环境下,DVI传输需要经过除标准传输线缆外的其它环境,如底板、转接线等,传输线的长度也可能比较长,而且当前在工业控制领域基于DVI接口的电路基本上仍然采用原有的VGA接口电路的方式进行设计,在信号引出时仍采用传统连接器,而不是专用的差分连接器。以上这些情况都导致在工业控制环境下DVI信号传输经常出现信号完整性问题]。本文针对常见的DVI信号完整性问题,提出了基于电路仿真的解决方法,并结合具体的硬件平台详细说明了该方法的实现过程。使用基于电路仿真的方法可以得到DVI传输的极限情况,合理为设计留有裕度。最后通过高速示波器对电路的测试验证了仿真方法
上传时间: 2022-06-18
上传用户:
在现代信息战中,随着电子对抗技术和装备的不断发展,战场的电磁环境更加恶劣,通信的电子战日益激烈。这就限制了无线电通信在某些特殊的战术背景下的应用。为了保证通信链路的安全顺畅,研究各种适用于军事通信的抗干扰、抗侦收、抗测向技术和寻求适应于这些特定的环境下新的通信方式就显得十分必要。超声波语音通信就是在这样的背景下提出来的。本文首先概略的介绍了AM调制、采样定理、直接数字频率合成等相关的基础理论;接着结合课题的具体要求,提出了基于DDS的基本原理,依托FPGA与单片机相结合的硬件平台来实现AM数字调幅的方案。设计中将软件无线电的思想渗透其中,将原来运用模拟器件构建的电路都通过软件编程的方法来实现,增加了系统的灵活性。其次,对整个系统的硬、软件设计进行了详细的叙述;系统的硬件电路由AM调制电路和功放电路组成,其中,M调制电路包括模拟部分、数字部分、电源部分,它主要完成语音信号与载波信号的数字调幅功能;功放电路是单独的一块电路板,它主要对调幅信号进行功率放大以驱动换能器,从而以超声波的形式将信息发出。而且,还详细分析了各部分硬件电路的设计和工作过程,并给出了相应的电路图。系统的软件设计包括有两个方面内容,一方面是单片机的软件设计,它主要利用IAR Embeded Workbench开发环境,完成系统的界面显示及各种调幅参数的设置;另一方面是FPGA软件的设计,它主要利用Quartusll开发软件,采用VHDL和QuartusII内嵌的图表编辑器的原理图式图形输入法混合编程的方式,编写了各模块单元,在FPGA内部实现了调幅功能。最后,对调制系统进行测试,测试结果表明系统工作性能稳定,基本上达到了预期的设计要求。
上传时间: 2022-06-18
上传用户:
[摘要]在天线单元设计中采用了高频、低噪声放大器,以减弱天线热噪声及前面几级单元电路对接收机性能的影响;基于超外差式电路结构、镜频抑制和信道选择原理,选用G P2010芯片实现了射频单元的三级变频方案,并介绍了高稳定度本振荡信号的合成和采样量化器的工作原理,得到了导航电文相关提取所需要的二进制数字中频卫星信号。[被屏蔽广告]关键词:GPS接收机灵敏度超外差锁相环频率合成利用GPS卫星实现导航定位时,用户接收机的主要任务是提取卫星信号中的伪随机噪声码和数据码,以进一步解算得到接收机载体的位置、速度和时间(PVT)等导航信息。因此,GPS接收机是至关重要的用户设备。目前实际应用的GPS接收机电路一般由天线单元、射频单元、通信单元和解算单元等四部分组成,如图1所示。本文在分析GPS卫星信号组成的基础上,给出了射频前端GP2010的原理及应用。1GPS 卫星信号的组成GPS卫星信号采用典型的码分多址(CDMA)调制技术进行合成(如图2所示),其完整信号主要包括载波、伪随机码和数据码等三种分量。信号载波处于L波段,两载波的中心顿率分别记作L1和1.2,卫星信号参考时钟频率f0为10.23MHz,信号载波L1的中心频率为ro的154倍频,即:fL.1=154×f0-1575,42MHz(1)其波长A 1-19.03cm:信号载波12的中心频率为f0的120倍频,即:fL.2-120X f0-1227.60M1z(2)其波长A 2-24.42cm.两载波的频率差为347.82M1z,大约是12的28.3%,这样选择载波频率便于测得或消除导航信号从GPS卫星传播至接收机时由于电离层效应而引起的传播延迟误差,伪随机噪声码(PR N)即测距码主要有精测距码(P码)和粗测距码(C/A码)两种。其中P码的码率为10.23M12、C/A码的码率为1.023MHz。数据码是GPS卫星以二进制形式发送给用户接收机的导航定位数据,又叫导航电文或D码,它主要包括卫星历、卫星钟校正、电离层延迟校正、工作状态信息、C/A码转换到捕获P码的信息和全部卫星的概略星历:总电文由1500位组成,分为5个子帧,每个子帧在6s内发射10个字,每个字30位,共计300位,因此数据码的波特率为50bps.
上传时间: 2022-06-19
上传用户:zhaiyawei
随着个人通信和移动通信技术在世界范围内的迅猛发展,人们对移动通信的服务质量要求也越来越高.WCDMA(Wideband Code Division Multiple Access)作为第三代移动通信系统的三大标准之一,因为具有优良的通信质量和较高的频谱利用率而被广泛应用.在WCDMA接收机中,射频前端电路占有重要的地位,其性能优劣直按影响着接收机的接收灵敏度以及后继信号处理部分的性能.因此,进行WCDMA射频电路的研究和设计具有重要的现实意义.天线和低噪声放大器(LNA)是射频(RF)接收机芯片的重要组成部分。本文在广泛查阅国内、外参考文献的基础上,对微带天线的宽频带技术和LNA的设计原理进行了深入地研究.综合多种宽频带技术,本文采用L形探针馈电与双E形槽贴片相结合的方法,提出了一款适合于WCDMA基站的宽频带微带天线结构。利用电磁仿真软件HFSS对该天线的性能进行了研究,研究了天线贴片尺寸对天线性能的影响。在此基础上,优化设计了适用于WCDMA基站的宽频带微带天线,并对其进行了加工、测试和分析,仿真和测试结果均表明,该天线-10dB回波损耗带宽为520MHz,天线在2GHz的增益为7.88dBi,满足WCDMA基站的要求.另外,本文还根据WCDMA基站对LNA性能的要求,利用仿真软件ADS(Advanced Design System)设计了一款高线性的两级平衡低噪声放大器,给出了电路原理图,并制作了版图,结果表明,该低噪声放大器在1.92GH2~1.98GHz频段增益不低于30dB,噪声系数小于1dB,满足WCDMA的要求,具有一定的实用价值。
上传时间: 2022-06-20
上传用户:
这是一个衡量通信速度的参数。它表示每秒钟传送的bit的个数。例如300波特表示每秒钟发送300个bit,当我们提到时钟周期时,我们就是指波特率例如如果协议需要4800波特率,那么时钟是4800Hz,这意味着串口通信在数据线上的采样率为4800Hz,通常电话线的波特率为14400,28800和36600,波特率可以远远大于这些值,但是波特率和距离成反比。串行口每秒发送或接收数据的码元数为传码,单位为波特,也叫波特率,若发送或接收一位数据所需时间为T,则波特率为1/T,相应的发送或接收时钟为1/T Hz。发送和接收设备的波特率应一致。位同步是实现收发双方的码元同步,由数据传输系统的同步控制电路实现。发送端由发送时钟的定时脉冲对数据序列取样再生,接收端由接收时钟的定时脉冲对接收数据序列取样判断,恢复原来的数据序列。因此,接收时钟和发送时钟必须同频同相,这是由接收端的定时提取和锁相环电路实现的。传码率与位同步必须同时满足。否则,接收设备接收不到有效信息
上传时间: 2022-06-22
上传用户:
MCU与WIFI通信概述一、MCU与串口硬件通信接口电路框图:WIFl模块与MCU设备采用串口通信方式进行通信,命令和数据通过串口协议进行相互交互。WIFI模块采用3.3V电源供电,MCU设备如果5V供电,在TXD线和RXD线串联470欧的电阻.如果3.3V供电,则不需增加线上串联电阻.UART参效设置:波特率:115200数据位;8位奇偶检验:无停止位:1位二、通信协议MCU发送通信格式:注:长度(H)(L)是从帧顺序号开始算起到结束的字节数。比如数据内容中共有10个数据字节,那么长度为13,长度(H)=0,长度(L)=13注:ACK/NCK ACK表示操作成功(0x56)NCK表示操作失败(0x15)数据内容:返回成功为0返回不成功的参数内容通信采用应答的格式,保证数据可靠性,同时也保证当前网络的状态
上传时间: 2022-06-25
上传用户:默默
本文开发的上位机软件是在VS2010平台上基于MFC框架开发,并进行了以下几个方面的分析、设计与实现。首先对边界扫描原理进行了研究,如TAP端口、TAP控制器、指令寄存器和数据寄存器等。在对原理有一定的了解后,分析了三种边界扫描测试电路扩展方式和边界扫描测试的流程。同时也对网表文件和BSDL文件的格式进行了分析,为之后对这两种文件进行读取做好准备。接着对边界扫描测试系统的总体设计进行了分析,同时对上位机软件的需求进行了分析。需求分析是软件开发的重要环节,能对之后的软件具体开发工作起到事半功倍的作用。然后就是对上位机软件的具体设计和实现部分,本文把上位机软件主要分为4个模块:测试文件处理模块、测试矢量生成模块、USB通信模块和项目管理与界面设计模块。测试文件处理模块分为BSDL文件处理和网表文件处理,分别实现了对BSDL文件的通用性解析和对多种EDA软件导出网表文件的解析:测试矢量生成模块实现了对ID码指令、采样指令和外测试指令的测试矢量生成:USB通信模块利用Cypress(赛普拉斯)公司提供的CyAPI实现了USB通信类的编写,实现了与测试控制器的通信;项目管理与界面设计模块实现了工程文件的可移植性和友好的操作界面。最后通过对上位机软件、测试控制器和被测电路板进行联合调试,调试结果表明本文开发的上位机软件能够实现预期的需求,即ID码测试、动态显示管脚状态和设置管脚状态等功能。
上传时间: 2022-06-26
上传用户: