运维手册

共 81 篇文章
运维手册 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 81 篇文章,持续更新中。

ADI的一款轨到轨运放

单电源供电,低噪声,轨到轨输入、输出,低功耗运放。

模拟cmos集成电路设计

拉扎维经典著作,陈贵灿等翻译。介绍了mos工艺短沟道效应\   单级和差动放大频响反馈/震荡/封装工艺等

模拟cmos集成电路设计

模拟cmos集成电路设计<span style="white-space:normal;">&nbsp;———<span style="white-space:normal;">拉扎维</span></span>

模拟cmos集成电路设计(design of analog

<P>模拟集成电路的设计与其说是一门技术,还不如说是一门艺术。它比数字集成电路设计需要更严格的分析和更丰富的直觉。严谨坚实的理论无疑是严格分析能力的基石,而设计者的实践经验无疑是诞生丰富直觉的源泉。这也正足初学者对学习模拟集成电路设计感到困惑并难以驾驭的根本原因。.<BR>美国加州大学洛杉机分校(UCLA)Razavi教授凭借着他在美国多所著名大学执教多年的丰富教学经验和在世界知名顶级公司(AT&

AN-1064了解AD9548的输入基准监控器

<p> &nbsp;</p> <div> 如AD9548数据手册所述,AD9548的输入端最多可支持八个独立参考时钟信号。八路输入各有一个专用参考监控器,判断输入参考信号的周期是否满足用户要求。图1是参考监控器和必要支持元件的框图。参考监控器测量输入参考信号的周期,并声明信号是过慢还是过快,即表示参考信号有误。该信息保存在参考状态寄存器内(各参考监控器具有用户可读取的专用状态寄存器)。虽然参考

带有增益提高技术的高速CMOS运算放大器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流

〈硬件工程师手册〉(华为内参)73页%200.8M%20PDF版

硬件工程师手册

TI运放选型

TI运放选型

OPA227-高精度低噪声运放

常见运放好用

模拟集成电路及其应用(运放讲解清晰)

我见过的讲解最清晰易懂的运放资料,值得下载

运放稳定性:第一部分

接上一篇

基于锁相放大原理的微弱信号检测电路

<span id="LbZY">针对目前成品锁相放大器价格昂贵且体积大,传统窄带滤波法性能和灵活性差的特点,设计了基于锁相放大器原理的微弱信号检测电路。本电路采用单片机作为激励信号和参考信号的发生器,利用带关断引脚的运放实现相敏检波器,整个电路仅使用了5个运算放大器和一些阻容元件。实验表明,本电路能实现了从信噪比为0.1的被测信号中提取有用信号幅值的功能,测量误差控制在5%以内。由于本电路有实现简

AN-835高速ADC测试和评估

<div> 本应用笔记将介绍ADI公司高速转换器部门用来评估高速ADC的特征测试和生产测试方法。本应用笔记仅供参考,不能替代产品数据手册<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-130R11P346227.jpg" style="width: 311px; height: 352px; " />

集成运放开发应用电路设计360例

集成运放开发应用电路设计360例

基于巴氏距离和LPP相结合的人脸识别

<span id="LbZY">局部保持映射(Locality Preserving Projection,LPP)算法是一种有效的特征提取方法。提出了利用巴氏距离和LPP相合算法对特征进行提取。当特征维数过高时,首先对样本用LPP进行特征提取和降维处理,然后采用巴氏距离特征的迭代算法,得到最小错误率上界。在ORL上实验,实验结果表明了提出算法在人脸识别中的有效性。</span>

紧凑式高速贴片机XP-142E/XP-143E系统手册

紧凑式高速贴片机XP-142E/XP-143E系统手册

电工安全操作实用技术手册

工控技术

集成运算放大器应用手册.part6

电子爱好者和电子工程师必备资料

TKS系列仿真器用户使用手册

TKS系列仿真器用户使用手册

FLEX3015模拟量采集模块用户手册-V1.1

热敏电阻温度采集模块,RS485,Modbus协议