程序实现的功能是通过I2C配置SAA7113芯片,然后通过逻辑分析仪器查看芯片的输出数据 可以通过视频口输出视频 redlogic的程序
上传时间: 2016-05-07
上传用户:ouyangtongze
每路输入数据与输出数据均为4位2进制数,当选择开关(至少3位)或输入数据发生变化时,输出数据也相应地变化。有兴趣的同学可以进一步扩充系统功能。
上传时间: 2016-07-03
上传用户:weixiao99
用电脑串口输出数据至单片机,在单片机的端口显示接收到的数据.用八个指示灯.
上传时间: 2014-08-08
上传用户:熊少锋
该程序在Linux下面测试GPS模块的输出数据,其他应用编程可直接借鉴里面函数。
上传时间: 2014-01-16
上传用户:lyy1234
设计 1 :AD/DA 模拟量输入输出数据采集卡设计( 1 人选) 设计内容:设计一块 具有AD/DA 模拟量输入输出卡,该卡具有对模拟电压或电流进行采集的能力和具有对模拟电压或电流输出能力,该卡通过微机系统的输入/输出扩展接口(PCI或ISA接口)与微机系统连接。
上传时间: 2017-01-14
上传用户:xyipie
利用CASE语句的3-8译码器,3个为数据输入,3个为控制端,分别为S1,S2,S3,输出数据为八位
上传时间: 2017-01-23
上传用户:lwwhust
vb 如何连续输出数据vb 如何连续输出数据
上传时间: 2017-03-04
上传用户:redmoons
32bit有符号整数除以16bit整数。 输入数据为被除数Num和除数Den, 输出数据为商Quot和余数Rem。
上传时间: 2013-12-12
上传用户:chenjjer
利用Verilog语言实现读取ADS7822模数转换芯片的串行输出数据
上传时间: 2013-11-26
上传用户:Altman
EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。 UART 接收器 --- 串行数据帧和接收时钟是异步的,发送来的数据由逻辑1 变为逻辑0 可以视为一个数据帧的开始。接收器先要捕捉起始位,确定rxd 输入由1 到0,逻辑0 要8 个CLK16 时钟周期,才是正常的起始位,然后在每隔16 个CLK16 时钟周期采样接收数据,移位输入接收移位寄存器rsr,最后输出数据dout。还要输出一个数据接收标志信号标志数据接收完。 波特率发生器 --- UART 的接收和发送是按照相同的波特率进行收发的。波特率发生器产生的时钟频率不是波特率时钟频率,而是波特率时钟频率的16 倍,目的是为在接收时进行精确地采样,以提出异步的串行数据。 --- 根据给定的晶振时钟和要求的波特率算出波特率分频数。
上传时间: 2014-01-25
上传用户:xsnjzljj