虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

载波相移

  • 高频、微波相移的计量测试 397页 5.9M.pdf

    测试技术专辑 134册 1.93G高频、微波相移的计量测试 397页 5.9M.pdf

    标签:

    上传时间: 2014-05-05

    上传用户:时代将军

  • 中文UCC2895相移全桥控制设计

    IC-Ucc28950改进的相移全桥控制设计UcC28950是T公司进一步改进的相移全桥控制C,它比原有标准型UCC2895主要改进为Zvs能力范围加宽,对二次侧同步整流直接控制,提高了轻载空载转换效率,而且此时可以ON/OFF控制同步整流成为绿色产品。既可以作电流型控制,也可以作电压型控制。增加了闭环软启动及使能功能。低启动电流,逐个周期式限流过流保护,开关频率可达1MHz UCC28950基本应用电路如图1所示,内部等效方框电路如图2所示。*启动中的保护逻辑UCC28950启动前应该首先满足下列条件:*VDD电压要超过UvLo阈值,73V*5V基准电压已经实现*芯片结温低于140℃。*软启动电容上的电压不低于0.55V。如果满足上述条件,一个内部使能信号EN将产生出来,开始软启动过程。软启动期间的占空比,由Ss端电压定义,且不会低于由Twm设置的占空比,或由逐个周期电流限制电路决定的负载条件电压基准精确的(±1.5%5V基准电压,具有短路保护,支持内部电路,并能提供20mA外部输出电流,其用于设置DCDC变换器参数,放置一个低ESR,ESL瓷介电容(1uF-2.2uF旁路去耦,从此端接到GND,并紧靠端子,以获得最佳性能。唯一的关断特性发生在C的VDD进入UVLo状态。*误差放大器(EA+EA,COMP)误差放大器有两个未提交的输入端,EA+和EA-。它具有3MHz带宽具有柔性的闭环反馈环。EA+为同相端,EA-为反向端。COMP为输出端输入电压共模范围保证在0.5V-3.6V。误差放大器的输出在内部接到pWM比较器的同相输入端,误差放大器的输出范围为0.25V4.25V,远超出PwM比较器输入上斜信号范围,其从0.8v-2.8V。软启动信号作为附加的放大器的同相输入,当误差放大器的两个同相输入为低,是支配性的输入,而且设置的占空比是误差放大器输出信号与内部斜波相比较后放在PWM比较器的输入处。

    标签: ucc2895

    上传时间: 2022-03-31

    上传用户:

  • 基于级联多电平逆变器的STATCOM研究

    本文提出用级联多电平逆变器取代变压器多重化结构的STATCOM 拓扑结构,用载波相移正弦脉宽调制技术(Carrier phase-shifted SPWM,以下简称CPS-SPWM)取代工频调制。这种基于CPS-SPWM 级联多电平逆变器的STATCOM 不仅去掉了多重化变压器,而且用较低的开关频率可以获得较高的等效开关频率的输出效果,简化了滤波;针对电力系统强耦合、非线性的特征,本文提出了将自抗扰控制应用于STATCOM 装置的控制策略,此控制策略不但可以大大缩短动态过程,改善系统的动态性能,而且具有较强的鲁棒性。

    标签: STATCOM 级联 电平逆变器

    上传时间: 2013-11-20

    上传用户:maqianfeng

  • 中压五电平单元级联变频器的研究与设计

    波形质量更好。论文介绍了五电平功率单元级联变频器的主电路拓扑结构特点、探讨了输入移相整流技术,运用坐标变换的方法推导和分析了单元级联变频器及异步电机矢量控制系统的数学模型。研究和比较了级联式变频器的几种PWM算法的特点,并选取载波相移层叠混合PWM方式为变频器的控制方式。提出了三点式五电平功率单元的开关控制策略,以及单元平衡控制的解决方案。并研究了矢量控制方法在中压级联变频器系统的应用。研究和完成了控制系统的软件、硬件方案设计,对于系统的两级旁路保护与实现、在线故障识别系统,DSP/CPLD冗余控制系统等关键技术进行了研究。同时对采取该变频器供电的异步电机PWM控制系统和异步电机矢量控制系统分别进行了仿真研究,成功研制了中压五电平单元级联变频器样机。在不同负载和不同实验条件下对变频器样机进行了满功率大电流实验,结果表明五电平功率单元级联变频器输出稳定,动态响应好,得到了满意的预期效果。论文最后对研究工作进行了总结,并提出了一些需要进一步探讨和解决的问题。

    标签: 中压 电平 变频器 级联

    上传时间: 2013-11-12

    上传用户:上善若水

  • 三相SPWM波在TMS320F28335中的实现

    载波相移正弦脉宽调制(SPWM)技术是一种适用于大功率电力开关变换装置的高性能开关调制策略,在有源电力滤波器中有良好的应用前景。本文介绍了如何利用高性能数字信号处理器TMS320F28335的片内外设事件管理器(EV)模块产生三相SPWM波,给出了程序流程图及关键程序源码。该方法采用不对称规则采样算法,参数计算主要采用查表法,计算量小,实时性高。在工程实践中表明,该方法既能满足控制精度要求,又能满足实时性要求,可以很好地控制逆变电源的输出。

    标签: F28335 28335 SPWM 320F

    上传时间: 2013-11-05

    上传用户:tzrdcaabb

  • 对两径瑞利衰落信道进行matlab仿真。使用同一载波通过两条瑞利信道

    对两径瑞利衰落信道进行matlab仿真。使用同一载波通过两条瑞利信道,并显示输出结果,包括相移等变化。

    标签: matlab 信道 瑞利衰落 仿真

    上传时间: 2016-03-06

    上传用户:wangyi39

  • 基于FPGA的扩频模拟信号源的设计

    信号发生器是控制系统的重要组成部分。研制出较高精度、可靠性、可调参数的数字量信号发生器,对于促进我国航空、航天、国防以及工业自动化等领域的发展均有重要意义。本文以直接频率合成和伪随机码的设计与实现为中心,对扩频通信的基本理论、信号源的结构、载波调制等问题进行了深入的分析和研究,并给出了模块的硬件实现方案。 现场可编程门阵列(FPGA)设计灵活、速度快,在数字专用集成电路的设计中得到了广泛的应用。论文介绍了FPGA技术的发展和应用,包括VHDL语言的基本语法结构和FPGA器件的开发设计流程等等。详细地分析了各类频率合成器的基础上提出采用直接数字式频率合成原理(DDS)实现低相位噪声、高分辨率、高精度和高稳定度的信号源。研究了测距伪随机码的原理,确定选用移位序列作为系统的扩频码序列,并选取了符合本系统使用的移位序列扩频码。分别给出并分析了相应的FPGA硬件实现电路。 对于载波调制这一关键技术,提出了采用二进制相移键控相位选择法并相应作了硬件实现。最后给出具体设计实现了的信号发生器的输出波形。经实验室测试,设计的信号发生器满足要求,且结构简单、工作可靠、重量轻、体积小,具有良好的应用前景。

    标签: FPGA 扩频 模拟信号源

    上传时间: 2013-04-24

    上传用户:qweqweqwe

  • 基于FPGA的扩频信号发生器

    本文以直接频率合成和伪随机码的设计与实现为中心,对扩频通信的基本理论、信号源的总体结构、载波调制、滤波器设计等问题进行了深入的分析和研究,并给出了模块的硬件实现方案。 首先介绍了FPGA技术的发展和应用,包括VHDL语言的基本语法结构和FPGA器件的开发设计流程等等。详细地分析了各类频率合成器的基础上提出采用直接数字式频率合成器(DDS)实现低相位噪声、高分辨率、高精度和高稳定度的信号源。研究了测距伪随机码的原理,确定选用移位序列作为系统的扩频码序列,并选取了符合本系统使用的移位序列扩频码。分别给出并分析了相应的FPGA硬件实现电路。 对于载波调制这一关键技术,提出了采用二进制相移键控相位选择法并相应作了硬件实现。分析与研究了射频宽带滤波器应具有的传输特性,通过分析巴特沃思滤波器、切比雪夫滤波器、椭圆滤波器和贝塞尔滤波器这几种滤波器的频谱特性,设计了发生器射频宽带滤波器。最后给出具体设计实现了的信号发生器的输出波形。

    标签: FPGA 扩频信号 发生器

    上传时间: 2013-04-24

    上传用户:greethzhang

  • 应用于十万门FPGA的全数字锁相环设计

    在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时,减小时钟偏差,本文设计了内置于FPGA芯片中的延迟锁相环,采用一种全数字的电路结构,将传统DLL中的用模拟方式实现的环路滤波器和压控延迟链改进为数字方式实现的时钟延迟测量电路,和延时补偿调整电路,配合特定的控制逻辑电路,完成时钟延时补偿。在输入时钟频率不变的情况下,只需一次调节过程即可完成输入输出时钟的同步,锁定时间较短,噪声不会积累,抗干扰性好。 在Smic0.18um工艺下,设计出的时钟延时补偿电路工作频率范围从25MHz到300MHz,最大抖动时间为35ps,锁定时间为13个输入时钟周期。另外,完成了时钟相移电路的设计,实现可编程相移,为用户提供与输入时钟同频的相位差为90度,180度,270度的相移时钟;时钟占空比调节电路的设计,实现可编程占空比,可以提供占空比为50/50的时钟信号;时钟分频电路的设计,实现频率分频,提供1.5,2,2.5,3,4,5,8,16分频时钟。

    标签: FPGA 应用于 全数字 锁相环

    上传时间: 2013-07-06

    上传用户:LouieWu

  • 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL

    分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。 偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。

    标签: altera FPGA PLL 分频器

    上传时间: 2016-06-14

    上传用户:wpwpwlxwlx