这个文档里面含有了很多基于软核处理器NIOSII开发的文章,很值得研究这块的工程师参考,主要是提供设计方案
上传时间: 2016-01-07
上传用户:xzt
利用Nios Ⅱ软核处理器,以Altera公司的UP3开发板为硬件平台,以Quartus II、Quartus ID为软件开发平台,设计一个电子钟,实现下列系统功能: (1)在液晶屏上显示时间、日期、状态提示; (2)利用4个按键对时间(时分秒)、日期(年月日)进行设置; (3)利用一个LED灯指示当前设置状态;
上传时间: 2014-01-10
上传用户:cx111111
基于Nios_II软核处理器的通信信号源SOPC设计,很有用的资料.
上传时间: 2017-05-23
上传用户:a3318966
开源软核处理器OpenRisc的SOPC设计
上传时间: 2017-06-08
上传用户:330402686
基于现场可编程门阵列的软核处理器的SD卡读写设计底层读写
上传时间: 2013-12-20
上传用户:R50974
本文介绍了一种基于NIOS II软核处理器实现对LCD-LQ057Q3DC02控制的新方法。在设计中利用FPGA的Altera的SOPC Builder定制NIOS II软核处理器及其与显示功能相关的“软” 硬件模块来协同实现显示控制的软硬件设计。利用SOPC技术,将NIOS II CPU和LCD控制器放在同一片FPGA中,解决了通常情况下必须使用LCD 控制专用芯片才能解决LCD显示的问题。
标签: NIOS Builder Altera LCD-LQ
上传时间: 2017-09-06
上传用户:天涯
使用Verilog语言从系统的角度编写8051软核,是学习Verilog语言的重要的资料。
上传时间: 2022-01-20
上传用户:
本书以Altera公司开发的NIOS嵌入式处理器软核为例,介绍了嵌入式处理器的组成原理和开发应用。介绍NIOS系统设计和c程序编程与调试。
上传时间: 2015-07-17
上传用户:yph853211
2006altera大赛-基于软核Nios的宽谱正弦信号发生器设计:摘要:本设计运用了基于 Nios II 嵌入式处理器的 SOPC 技术。系统以 ALTERA公司的 Cyclone 系列 FPGA 为数字平台,将微处理器、总线、数字频率合成器、存储器和 I/O 接口等硬件设备集中在一片 FPGA 上,利用直接数字频率合成技术、数字调制技术实现所要求波形的产生,用 FPGA 中的 ROM 储存 DDS 所需的波形表,充分利用片上资源,提高了系统的精确度、稳定性和抗干扰性能。使用新的数字信号处理(DSP)技术,通过在 Nios 中软件编程解决 不同的调制方式的实现和选择。系统频率实现 1Hz~20MHz 可调,步进达到了1Hz;完成了调幅、调频、二进制 PSK、二进制 ASK、二进制 FSK 调制和扫频输出的功能。
标签: Nios Cyclone altera ALTERA
上传时间: 2015-09-02
上传用户:coeus
,2006altera大赛-基于软核Nios的宽谱正弦信号发生器设计:摘要:本设计运用了基于 Nios II 嵌入式处理器的 SOPC 技
上传时间: 2013-12-19
上传用户:yyq123456789