虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

转换效率

  • AD转换与DA转换实训

    11.1 8位A/D转换器ADC0809的应用   11.2 12位A/D转换器AD574A的应用   11.3 串行A/D转换器MAX1247的应用   11.4 8位D/A转换器DAC0832的应用

    标签: AD转换 DA转换

    上传时间: 2013-07-26

    上传用户:1051290259

  • H264视频编码器帧内预测系统设计

    H.264视频编解码标准以其高压缩比、高图像质量、良好的网络适应性等优点在数字电视广播、网络视频流媒体传输、视频实时通信等许多方面得到了广泛应用。提高H.264帧内预测的速度,对于实时性要求较高的场合具有重大的意义。为此,论文在总结国内外相关研究的基础上,针对H.264帧内预测的软件实现具有运算量大、实时性差等缺点,提出了一种基于FPGA的高并行、多流水线结构的帧内预测算法的硬件实现。    论文在详细阐述H.264帧内预测编码技术的基础上,分析了17种预测模式算法,通过Matlab仿真建模,直观地给出了预测模式的预测效果,并在JM12.2官方验证平台上测试比较各种预测模式对编码性能的影响,以此为根据对帧内预测模式进行裁剪。接着论文提出了基于FPGA的帧内预测系统的设计方案,将前段采集剑的RGB图像通过色度转换模块转换成YCbCr图像,存入片外SDRAM中,控制模块负责读写数掘送入帧内预测模块进行处理。帧内预测模块中,采用一种并行结构的可配置处理单元,即先求和再移位最后限幅的电路结构,来计算各预测模式下的预测值,极大地减小了预测电路的复杂度。针对预测模式选择算法,论文采用多模式并行运算的方法,即多个结构相同的残差计算模块,同时计算各种预测模式对应的SATD值,充分发挥FPGA高速并行处理的能力。其中Hadamard变换使用行列分离的变换方法,采用蝶形快速变换、流水线设计提高硬件的工作效率。最后,论文设计了LCD显示模块直观地显示所得到的最佳预测模式。    整个帧内预测系统被划分成多个功能模块,采用层次化、模块化的设计思想,并采用流水线结构和乒乓操作来提高系统的并行性、运行速度和总线利用率。所有模块用Verilog语言设计,由Modelsim仿真和集成开发环境ISE9.1综合。仿真与综合结果表明,系统时钟频率最高达到106.7MHz。该设计在完成功能的基础上,能够较好地满足实时性要求。论文对于研究基于FPGA的H.264视频压缩编码系统进行了有益的探索,具有一定的实用价值。

    标签: H264 视频编码器 帧内预测 系统设计

    上传时间: 2013-07-21

    上传用户:ABCD_ABCD

  • 基于FPGA的边界扫描控制器的设计

    随着印制电路板功能的日益增强,结构日趋复杂,系统中各个功能单元之间的连线间距越来越细密,基于探针的电路系统测试方法已经很难满足现在的测试需要。边界扫描测试(BST)技术通过将边界扫描寄存器单元安插在集成电路内部的每个引脚上,相当于设置了施加激励和观测响应的内建虚拟探头,通过该技术可以大大的提高数字系统的可观测性和可控性,降低测试难度。针对这种测试需求,本文给出了基于FPGA的边界扫描控制器设计方法。    完整的边界扫描测试系统主要由测试控制部分和目标器件构成,其中测试控制部分由测试图形、数据的生成与分析及边界扫描控制器两部分构成。而边界扫描控制器是整个系统的核心,它主要实现JTAG协议的自动转换,产生符合IEEE标准的边界扫描测试总线信号,而边界扫描测试系统工作性能主要取决与边界扫描控制器的工作效率。因此,设计一个能够快速、准确的完成JTAG协议转换,并且具有通用性的边界扫描控制器是本文的主要研究工作。    本文首先从边界扫描技术的基本原理入手,分析边界扫描测试的物理基础、边界扫描的测试指令及与可测性设计相关的标准,提出了边界扫描控制器的总体设计方案。其次,采用模块化设计思想、VHDL语言描述来完成要实现的边界扫描控制器的硬件设计。然后,利用自顶向下的验证方法,在对控制器内功能模块进行基于Testbench验证的基础上,利用嵌入式系统的设计思想,将所设计的边界扫描控制器集成到SOPC中,构成了基于SOPC的边界扫描测试系统。并且对SOPC系统进行软硬件协同仿真,实现对边界扫描控制器的功能验证后将其应用到实际的测试电路当中。最后,在基于SignalTapⅡ硬件调试的基础上,软硬件结合对整个系统可行性进行了测试。从测试结果看,达到了预期的设计目标,该边界扫描控制器的设计方案是正确可行的。    本文设计的边界扫描控制器具有自主知识产权,可以与其他处理器结合构成完整的边界扫描测试系统,并且为SOPC系统提供了一个很有实用价值的组件,具有很明显的现实意义。

    标签: FPGA 边界扫描 控制器

    上传时间: 2013-07-20

    上传用户:hewenzhi

  • DTMF的ASM解码程序(效率非常高)

    ·DTMF的ASM解码程序(效率非常高)

    标签: DTMF ASM 解码程序 效率

    上传时间: 2013-07-09

    上传用户:Breathe0125

  • VHDL和Verilog转换软件

    这是一款相当不错的VHDL和Verilog转换软件,希望对大家有所帮助。

    标签: Verilog VHDL 转换软件

    上传时间: 2013-05-28

    上传用户:www240697738

  • VHDL和Verilog转换软件3

    这是一款相当不错的VHDL和Verilog转换软件。希望对大家有所帮助。

    标签: Verilog VHDL 转换软件

    上传时间: 2013-06-10

    上传用户:aig85

  • G.729的编解码C源码(使用Intel的IPP包)堪称效率最高

    ·G.729的编解码C源码(使用Intel的IPP包)堪称效率最高-g.729 arranges decodes the c source code (to use intel the ipp package) to may be called the efficiency to be highest.文件列表:   G729   ....\api   ....\...

    标签: Intel 729 IPP 编解码

    上传时间: 2013-07-01

    上传用户:wsm555

  • 将指定的16K采样的语音数据文件转换为经G.723编解码后的8K语音数据

    ·详细说明:本程序将指定的16K采样的语音数据文件转换为经G.723编解码后的8K语音数据。降采样前先使用180阶的FIR滤波器对语音数据进行频率压缩,然后进行抽取,并对抽取的数据进行G.723编解码。该程序在非特定语音识别的库文件处理中使用,也可扩展至其他用途。文件列表:   16kto8k   .......\16kto8k.dsp   .......\16kto8

    标签: 16K 723 语音 采样

    上传时间: 2013-04-24

    上传用户:qw12

  • 12位A/D转换器TLC2543与51系列单片机接口技术

    ·从应用角度介绍了具有11 个输入端的12 位A/ D 转换器TLC2543 的结构与编程要点,探讨了TLC2543 与51 系列单片机的接口方法,用软件合成SPI 操作,给出了接口电路与A/ D 采集程序设计实例,并对实际应用时应注意的问题进行了探讨。

    标签: 2543 TLC 转换器 51系列

    上传时间: 2013-04-24

    上传用户:juyuantwo

  • 安森美(ON)DC-DC转换器选型指南

    安森美(ON)DC-DC转换器选型指南(英)

    标签: DC-DC 安森美 转换器 选型指南

    上传时间: 2013-04-24

    上传用户:清风徐来吧