虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

调试命令

  • MCS-96系列单片机-PL-M语言编程及系统的设计与调试-222页-8.8M.pdf

    专辑类-单片机专辑-258册-4.20G MCS-96系列单片机-PL-M语言编程及系统的设计与调试-222页-8.8M.pdf

    标签: PL-M MCS 222 8.8

    上传时间: 2013-05-28

    上传用户:a155166

  • 1024点fft程序,在ccs上可以直接仿真,无需调试FFT1024点.zip

    1024点fft程序,在ccs上可以直接仿真,无需调试FFT1024点

    标签: 1024 fft ccs FFT

    上传时间: 2013-07-23

    上传用户:hongmo

  • LINUX常用命令.rar

    常用的linux命令 能够方便的查阅 即使不是新手 也值得翻着看看

    标签: LINUX 命令

    上传时间: 2013-04-24

    上传用户:jrsoft

  • 串口调试助手CM精装版3.5.rar

    串口调试助手,相信大家不陌生,这款是精装版哦,不同一班的普通版,里面集成了很多小工具。

    标签: 串口 调试助手 精装版

    上传时间: 2013-06-08

    上传用户:feichengweoayauya

  • 多串口调试工具mcom.rar

    这是一个小巧而功能强大、齐全的多串口调试工具.是单片机通讯开发、工业串口 控制的最佳助手。适合运行在任何Windows平台下。绿色软件,无需任何运行库。

    标签: mcom 多串口 调试工具

    上传时间: 2013-04-24

    上传用户:bg6jsx

  • C语言命令详解(第二版).rar

    详细的介绍语言命令,是初学者的标准教材也是高级程序员的有价值的参考书籍

    标签: C语言 命令

    上传时间: 2013-04-24

    上传用户:huql11633

  • Android程式设计及调试新手入门.rar

    Android程式设计及调试新手入门

    标签: Android 程式设计 调试

    上传时间: 2013-07-28

    上传用户:wangrong

  • 级联多电平变频器测控系统的设计.rar

    多电平逆变器中每个功率器件承受的电压相对较低,因此可以用低耐压功率器件实现高压大容量逆变器,且采用多电平变换技术可以显著提高逆变器输出电压的质量指标。因此,随着功率器件的不断发展,采用多电平变换技术将成为实现高压大容量逆变器的重要途径和方法。本文选取其中一种极具优势的多电平拓扑结构一级联多电平变频器作为研究对象,完成了其拓扑结构、控制策略及测控系统的设计。 @@ 首先,对多电平变频器的研究意义,国内外现状进行了分析,比较了三种成熟拓扑结构的特点,得出了级联型多电平变频器的优点,从而将其作为研究对象。对比分析了四种调制策略,确定载波移相二重化的调制方法和恒压频比的控制策略,进行数学分析和理论仿真,得出了选择的正确性及可行性。并指出了级联单元个数与载波移相角的关系和调制比对输出电压的影响;完成了级联变频器数学模型的建立和死区效应的分析。 @@ 其次,完成了相关硬件的设计,包括DSP、CPLD、IPM的选型,系统电源的设计、检测(转速、电流、电压、故障)电路的设计、通信电路的设计等。用Labwindows/CVI实现了上位机界面的编写,实现了开关机、设定转速、通信配置、电压电流转速检测、电流软件滤波、谐波分析。编写了下位机DSP的串口通信、AD转换、转速检测(QEP)以及部分控制程序。 @@ 最后,在实验台上完成硬件和软件的调试,成功的实现了变频器载波移相SPWM的多电平输出,并驱动异步电机进行了空载变频试验,测控界面能准确的与下位机进行通信,快捷的给定各种控制命令,并能实时的显示变频器的输出频率、输出电压和输出电流,为实验调试增加了方便性,提高了工作效率。 @@关键词:级联多电平逆变器;载波移相;IPM;DSP;Labwindows/CVI;测控界面

    标签: 级联 电平变频器 测控系统

    上传时间: 2013-04-24

    上传用户:米卡

  • tc35成功模块调试程序.rar

    TC35I调试应用程序 网上的资料 初学者可以参考参考

    标签: tc 35 模块

    上传时间: 2013-07-13

    上传用户:wweqas

  • SATA协议分析及其FPGA实现.rar

    并行总线PATA从设计至今已快20年历史,如今它的缺陷已经严重阻碍了系统性能的进一步提高,已被串行ATA(Serial ATA)即SATA总线所取代。SATA作为新一代磁盘接口总线,采用点对点方式进行数据传输,内置数据/命令校验单元,支持热插拔,具有150MB/s(SATA1.0)或300MB/s(SATA2.0)的传输速度。目前SATA已在存储领域广泛应用,但国内尚无独立研发的面向FPGA的SATAIP CORE,在这样的条件下设计面向FPGA应用的SATA IP CORE具有重要的意义。 本论文对协议进行了详细的分析,建立了SATA IP CORE的层次结构,将设备端SATA IP CORE划分成应用层、传输层、链路层和物理层;介绍了实现该IPCORE所选择的开发工具、开发语言和所选用的芯片;在此基础上着重阐述协议IP CORE的设计,并对各个部分的设计予以分别阐述,并编码实现;最后进行综合和测试。 采用FPGA集成硬核RocketIo MGT(RocketIo Multi-Gigabit Transceiver)实现了1.5Gbps的串行传输链路;设计满足协议需求、适合FPGA设计的并行结构,实现了多状态机的协同工作:在高速设计中,使用了流水线方法进行并行设计,以提高速度,考虑到系统不同部分复杂度的不同,设计采用部分流水线结构;采用在线逻辑分析仪Chipscope pro与SATA总线分析仪进行片上调试与测试,使得调试工作方便快捷、测试数据准确;严格按照SATA1.0a协议实现了SATA设备端IP CORE的设计。 最终测试数据表明,本论文设计的基于FPGA的SATA IP CORE满足协议需求。设计中的SATA IP CORE具有使用方便、集成度高、成本低等优点,在固态电子硬盘SSD(Solid-State Disk)开发中应用本设计,将使开发变得方便快捷,更能够适应市场需求。

    标签: SATA FPGA 协议分析

    上传时间: 2013-06-21

    上传用户:xzt