虫虫首页|资源下载|资源专辑|精品软件
登录|注册

译码

译码是编码的逆过程,同时去掉比特流在传播过程中混入的噪声。利用译码表把文字译成一组组数码或用译码表将代表某一项信息的一系列信号译成文字的过程称之为译码
  • viterbi译码器的一种fpga实现

    viterbi译码器的一种fpga实现.是一个cs252\r\n的project的result\r\n供大家研究用

    标签: viterbi fpga 译码

    上传时间: 2013-09-06

    上传用户:dsgkjgkjg

  • 译码器及应用

    译码器及应用

    标签: 译码

    上传时间: 2013-10-13

    上传用户:shfanqiwei

  • 编码译码集成电路VD5026 VD5027

      VD5026,VD5027是CMOS大规模数字集成电路(见图1)。前者是编码器,后者是译码器。他们组合应用起来构成一个发射—接收数字编译码系统。

    标签: VD 5026 5027 编码译码

    上传时间: 2013-12-25

    上传用户:jennyzai

  • CD4511译码

    CD4511译码

    标签: 4511 CD 译码

    上传时间: 2013-11-14

    上传用户:honyeal

  • 基于单片机系统的(24,16)循环码编码、译码方案

      在理论分析循环码编码和译码基本原理的基础上,提出了基于单片机系统的(24,16)循环码软件实现编码、译码的方案。仿真结果表明(24,16)循环码能有效地克服来自通讯信道的干扰,保证数据通信的可靠及系统的稳定,使误码率大幅度降低。本论文对(24,16)循环码的研究结果表明,可以有效地降低错误概率和提高系统的吞吐量,实现纠错仅需要在接收端增加有限的存储空间和计算复杂度,具有一定的实用价值。   Abstract:   Based on analyzing the theory of encoding and decoding of cyclic code, this paper showed the schemes of encoding and decoding of(24,16)cyclic code by the software and based on microcontroller. Simulation results show that using (24,16) cyclic codes can effectively overcome the interference from communication channel, ensure the reliability and stability of data communication systems, and reduce the bit error rate greatly. The results of this paper show that by using the (24,16) cyclic code, the error rate can be reduced and the system throughput can be improved. Meanwhile, the system only needs to enlarge limited storage space and computation the complexity at the receiving end to realize error correction. Thus the (24,16) cyclic code has a practical value.  

    标签: 24 16 单片机系统 循环码

    上传时间: 2013-11-09

    上传用户:gaoliangncepu

  • 74LS138译码器应用--基于8051+Proteus仿真

    74LS138译码器应用--基于8051+Proteus仿真

    标签: Proteus 8051 138 74

    上传时间: 2013-10-28

    上传用户:taozhihua1314

  • 74HC154译码器应用(基于8051+Proteus仿真)

    单片机C语言程序设计实训——基于8051+Proteus仿真案例:74HC154译码器应用

    标签: Proteus 8051 154 74

    上传时间: 2013-10-12

    上传用户:yjj631

  • 改进的Max-Log-Map译码算法的DSP实现

    针对传统的Max-Log-Map译码算法时效性差、存储空间开销大的特点,本文对传统的Max-Log-Map译码算法进行了改进。改进的算法对前、后向度量使用了蝶形结构图,便于DSP实现;将原始帧均分为多个子块,设计子块间的并行运算以减小系统延迟;子块内采取进一步地优化措施,以减小数据存储量并提高译码速率。在DSP C6416平台上的仿真结果表明了算法的可实现性与可靠性。

    标签: Max-Log-Map DSP 译码算法

    上传时间: 2013-11-08

    上传用户:a296386173

  • 基于FPGA的曼彻斯特编译码电路设计

    一种基于FPGA的曼彻斯特编译码电路设计

    标签: FPGA 曼彻斯特 译码 电路设计

    上传时间: 2013-11-14

    上传用户:geshaowei

  • 基于FPGA的RS码译码器的设计

    介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。

    标签: FPGA RS码 译码

    上传时间: 2013-10-17

    上传用户:cc1915