评估模块

共 54 篇文章
评估模块 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 54 篇文章,持续更新中。

低功耗高速跟随器的设计

提出了一种应用于CSTN-LCD系统中低功耗、高转换速率的跟随器的实现方案。基于GSMC±9V的0.18 μm CMOS高压工艺SPICE模型的仿真结果表明,在典型的转角下,打开2个辅助模块时,静态功耗约为35 μA;关掉辅助模块时,主放大器的静态功耗为24 μA。有外接1 μF的大电容时,屏幕上的充放电时间为10 μs;没有外接1μF的大电容时,屏幕上的充放电时间为13μs。验证表明,该跟随器能

宽频带高功率射频脉冲功率放大器

利用MOS场效应管(MOSFET),采取AB类推挽式功率放大方式,采用传输线变压器宽带匹配技术,设计出一种宽频带高功率射频脉冲功率放大器模块,其输出脉冲功率达1200W,工作频段0.6M~10MHz。调试及实用结果表明,该放大器工作稳定,性能可靠

基于ADS的C波段的低噪声放大器仿真设计

<span id="LbZY">低噪声放大器是接收机中最重要的模块之一,文中采用了低噪声、较高关联增益、PHEMT技术设计的ATF-35176晶体管,设计了一种应用于5.5~6.5 GHz频段的低噪声放大器。为了获得较高的增益,该电路采用三级级联放大结构形式,并通过ADS软件对电路的增益、噪声系数、驻波比、稳定系数等特性进行了研究设计,最终得到LNA在该频段内增益大于32.8 dB,噪声小于1.5

理想的电压反馈型(VFB)运算放大器

<p> &nbsp;</p> <div> 运算放大器是线性设计的基本构建模块之一。在经典模式下,运算放大器由两个输入引脚和一个输出引脚构成,其中一个输入引脚使信号反相,另一个输入引脚则保持信号的相位。运算放大器的标准符号如图1所示。其中略去了电源引脚,该引脚显然是器件工作的必需引脚。

3GHz射频信号源模块GR6710

产品概要: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,具有CPCI、PXI、SPI、RS232、RS485和自定义IO接口。 产品描述: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,还可以通过IQ选件实现其它任

高等模拟集成电路

近年来,随着集成电路工艺技术的进步,电子系统的构成发生了两个重要的变化: 一个是数字信号处理和数字电路成为系统的核心,一个是整个电子系统可以集成在一个芯片上(称为片上系统)。这些变化改变了模拟电路在电子系统中的作用,并且影响着模拟集成电路的发展。 数字电路不仅具有远远超过模拟电路的集成规模,而且具有可编程、灵活、易于附加功能、设计周期短、对噪声和制造工艺误差的抗扰性强等优点,因而大多数复杂系统以数

SIMATIC WinCC V6.0 SP3 实现工厂智能的

<P>SIMATIC WinCC V6.0 SP3 增加了一些重要的系统功能,可通过工厂智能选<BR>件,实现过程可视化和过程优化:<BR>l 数据评估功能实现在线分析<BR>- 分析过程值归档的统计函数<BR>- 曲线线条宽度、工具提示以及对数形式表示都可自由组态<BR>- 消息顺序列表可以按栏标题<BR>进行分类<BR>l WinCC/Web Navigator V6.1<BR>- 基本过程控

用于高性能显示接口评估板的10位接口电路板

<div> 10位显示接口板(DIB)的作用是协助评估AD9981或AD9980。它与评估板一起用来评估这些器件,属于评估板套件的一部分。它是一种导管,可在任何平板显示器、CRT、LCD(或DLP)投影仪或TFT平板(带LVDS接口)上显示<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-121109144049B1.jpg

16位高速模数转换模块的设计及其动态性能测试

本文结合研究所科研项目需要,基于16 位高速ADC 芯片LTC2204,设计了一种满足课题要求的高速度高性能的16 位模数转换板卡方案。该方案中的输入电路和时钟电路采用差分结构,输出电路采用锁存器隔离结构,电源电路采用了较好的去耦措施,并且注重了板卡接地设计,使其具有抗噪声干扰能力强、动态性能好、易实现的特点。<br /> <img alt="" src="http://dl.eeworm.com

MT-012 ADC需要考虑的交调失真因素

交调失真(IMD)是用于衡量放大器、增益模块、混频器和其他射频元件线性度的一项常用 指标。二阶和三阶交调截点(IP2和IP3)是这些规格参数的品质因素,以其为基础可以计算 不同信号幅度下的失真积。虽然射频工程师们非常熟悉这些规格参数,但当将其用于ADC 时往往会产生一些困惑。本教程首先在ADC的框架下对交调失真进行定义,然后指出将 IP2和IP3的定义应用于ADC时必须采取的一些预防措施。

开关电源模块并联供电系统设计报告

开关电源模块开关电源模块并联供电系统设计报告

AD9850信号发生器模块测试程序

AD9850信号发生器模块测试程序

集成化图像控制引擎的研究与实现

随着半导体技术以及计算机软硬件技术的飞速发展,对于图像的显示和控制技术也呈现出越来越多的方式。文中介绍了一种基于NIOS II软核处理器实现对SD卡驱动与TFT-LCD控制的方法。在设计中利用FPGA的Altera的SOPC Builder定制NIOS II软核处理器及其与显示功能相关的模块来协同从SD卡读取JPEG格式的图片,经过FPGA解码处理显示于TFL-LCD上,并使用触摸控制实现图片的前

ZLK-2A张力动态显示控制器

一套外挂式电子模组,采用CMOS数字电路,双显示功能。具有高抗干扰性和良好的系统兼容性。可以带电插拔模块进行紧急维修。尤其适用于车载系统中,作为军民两用的张力动态控制器。具有高可靠性和低成本特点。

4-20mA转RS485采集模块

4-20mA转RS485采集模块

基于FPGA和虚拟仪器的DDS信号发生器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">将虚拟仪器技术同FPGA技术结合,设计了一个频率可控的DDS任意波形信号发生器。在阐述直接数字频率合成技术的工作原理、电路构成的基础上,分别介绍了上位机

一种具有自动纠错功能的FIR滤波器研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">提出了一种有效实现自动纠错功能FIR数字滤波器技术,该技术采用2种不同架构的标准滤波器通过并行操作来完成。任一滤波器软错误的发生就会引起两个滤波器输出不匹

MT-013 评估高速DAC性能

ADC需要FFT处理器来评估频谱纯度,DAC则不同,利用传统的模拟频谱分析仪就能直接 研究它所产生的模拟输出。DAC评估的挑战在于要产生从单音正弦波到复杂宽带CDMA信 号的各种数字输入。数字正弦波可以利用直接数字频率合成技术来产生,但更复杂的数字 信号则需要利用更精密、更昂贵的字发生器来产生。 评估高速DAC时,最重要的交流性能指标包括:建立时间、毛刺脉冲面积、失真、无杂散 动态范围(SFDR)

高速数据转换器评估平台(HSDCEP)用户指南评估

<div> 高速数据转换器评估平台(HSDCEP)是基于PC的平台,提供评估Maxim RF数/模转换器(RF-DAC,支持更新速率&ge; 1.5Gsps)和Maxim数字上变频器(DUC)的齐全工具。HSDCEP可以在每对数据引脚产生速率高达1.25Gbps的测试码型,支持多达4条并行16位LVDS总线。通过USB 2.0端口将最长64兆字(Mw)、每字16位宽的数据码型装载至HSDCEP存

用于安富莱DDS模块的程序AD9850-51

用于安富莱DDS模块的程序