基于改善快恢复二极管的的动态特性,通过对二极管的横、纵向参数来进行分析,理论上提出了快恢复二极管的设计方法,并且结合SILVACO-TCAD仿真软件进行验证;得出了现代快恢复二极管应降低阳极浓度、减小基区少子寿命,采用加缓冲层的结论;这种结构极大的改善了快恢复二极管的正向导通特性,达到了优化动态特性的目的。
上传时间: 2013-11-12
上传用户:xc216
个性化的程序离不开个性化的界面设计,因为优秀的程序界面是人与计算机之间的一座交互桥梁。本书是第一本介绍C++界面程序设计领域新技术的专著。全书共有11章,第1章的内容是基于控件的界面编程;第2章介绍了与窗口框架相关的控件界面程序设计;第3章是树形控件和列表控件的界面编程;第4章讲述了基于对话框的界面程序设计;第5章的内容是基于窗口的界面程序设计;第6章是基于图形的界面程序设计;第7章是关于GDI+程序设计;第8章介绍基于Office自动化的界面程序设计;第9章的内容是Windows Shell程序设计;第10章介绍了使用CJLibrary控件开发界面应用程序;第11章讲述了如何使用CJLibrary工程向导进行界面程序设计。着重进述了目前在界面程序设计领域中的一些新技术,如GDI+程序设计、面向Windows XP的Shell程序设计、Office XP插件程序设计等话题。新技术的使用是本书的一大特色。本书适合的读者可以是广大编程爱好者、C++专业设计人员以及高校相关专业师生。
上传时间: 2014-01-13
上传用户:xinyuzhiqiwuwu
以LVDS设计为例学习ISE中的时序分析以及低层布局器的使用方法 在底层布局器中对LVDS管脚进行约束的方法,底层布局器设计流程,底层布局器中的位置约束,时序分析器的使用方法,时序改进向导的使用等.
上传时间: 2013-12-08
上传用户:semi1981
可通过IDE向导创建项目和JFrame窗体MainFrame,在设计视图中完成菜单等界面组件的设计,并添加事件处理程序。界面设计尽量使用IDE可视化设计自动生成的代,以提高效率。在设计时,对于一些菜单项和按钮所要实现的功能相同的事件处理代码可以以公用的方法提供统一调用,例如:add方法、delete方法等。
上传时间: 2017-01-17
上传用户:maizezhen
可通过IDE向导创建项目和JFrame窗体MainFrame,在设计视图中完成菜单等界面组件的设计,并添加事件处理程序。界面设计尽量使用IDE可视化设计自动生成的代,以提高效率。
上传时间: 2013-12-11
上传用户:liansi
FilterLab是一款专业实用的低通滤波器设计软件。该软件可以为大家在设计滤波电路是带来很好的帮助,只需输入带宽或者起始的频率还有需要几阶的滤波器,既可以得到所需的电路,并且给出适合的电阻和电容值。 1、高通巴特沃斯Salen键过滤器 2、高通Chebychev Salen-Key过滤器 3、带通巴特沃斯多反馈滤波器 4、带通Chebychev多反馈滤波器 5、过滤器选择向导 6、香料清单视图 7、弧度阶段视图 8、将Spice列表复制到剪贴板 9、将电路复制到剪贴板 10、将响应图复制到剪贴板 11、将响应另存为JPEG 12、支持自定义保存/打开项目
标签: 低通滤波
上传时间: 2021-11-22
上传用户:
Vivado设计分为Project Mode和Non-project Mode两种模式,一般简单设计中,我们常用的是Project Mode。在本手册中,我们将以一个简单的实验案例,一步一步的完成Vivado的整个设计流程一、新建工程1、打开Vivado 2013.4开发工具,可通过桌面快捷方式或开始菜单中xilinx DesignTools-Vivado 2013.4下的Vivado 2013.4打开软件,开启后,软件如下所示:2、单击上述界面中Create New Project图标,弹出新建工程向导,点击Next.3、输入工程名称、选择工程存储路径,并勾选Create project subdirectory选项,为工程在指定存储路径下建立独立的文件夹。设置完成后,点击Next注意:工程名称和存储路径中不能出现中文和空格,建议工程名称以字母、数字、下划线来组成。4、选择RTL Project一项,并勾选Do not specifty sources at this time,勾选该选项是为了跳过在新建工程的过程中添加设计源文件。点击Next.IA5、根据使用的FPGA开发平台,选择对应的FPGA目标器件。(在本手册中,以xilinx官方开发板KC705为例,Nexys4开发板请选择Artix-7 XC7A100TCSG324-2的器件,即Family和Subfamily均为Artix-7,封装形式(Package)为cSG324,速度等级(Speed grade)为-1,温度等级(Temp Grade)为C)。点击Next6、确认相关信息与设计所用的的FPGA器件信息是否一致,一致请点击Finish,不一致,请返回上一步修改。二、设计文件输入1、如下图所示,点击Flow Navigator下的Project Manager->Add Sources或中间Sources中的对话框打开设计文件导入添加对话框。2、选择第二项Add or Create Design Sources,用来添加或新建Verilog或VHDL源文件,点击Next
标签: vivado
上传时间: 2022-05-28
上传用户:默默
本论文提出一种600V平面栅FS-IGBT器件的设计与制造方法,并通过和国内某知名代工线合作,完成了器件制备和测试。600V面FS-IGBT的研制工作展开论述。1、首先对IGBT原理及FS层的原理进行分析讨论,然后结合代工线的特点,进行了600V平面栅FS结构IGBT的工艺流程、元胞结构与终端结构设计,最后完成版图设计并进行工艺流片。所设计的器件工艺流程为:先进行器件背面的FS层制作,然后进行正面结构(包括元胞和终端)的制作,最后再进行背面的P+区注入和金属化。2、对流片获得的600V FS-IGBT器件进行了主要电学参数的测试和分析。测试结果为:耐压大于700V、正向导通压降低于1.15V、阈值电压4.1-4.5V。满足设计要求。/本论文的研究成果对于促进我国FS结构IGBT的研究和产业化具有很好的参考价值,通过进一步改进工艺及结构,提高产品良率,最终可以形成有竞争力的产品。
标签: igbt
上传时间: 2022-06-19
上传用户:
MATLAB语言与自动控制系统设计
上传时间: 2013-05-15
上传用户:eeworm
汇编程序设计实例
上传时间: 2013-07-24
上传用户:eeworm