开发和研制无铁心永磁电机是当前电机领域的一项重要课题,无铁心永磁电机可以解决传统有铁心电机存在的重量重、损耗高、振动噪声大等问题。开发无铁心永磁电机需要准确计算电机的参数和性能,而实现这一任务的重要前提是获得正确的磁场分布。无铁心永磁电机气隙外没有铁磁材料,其自身的结构特点决定了无铁心永磁电机的气隙磁场属于三维开域磁场,开域磁场工程问题的计算是近年来计算电磁学的研究热点之一。 本文的研究内容是国家高技术研究发展(863)计划项目“新型稀土永磁电机设计与集成技术”的关键技术之一。针对无铁心永磁电机的实际工程问题,计算方法的选择力求既能保证一定的计算精度,又能节约计算机内存和CPU时间。根据对各种开域电磁场计算方法的分析比较,本文将渐近边界条件法和有限元法结合解决无铁心永磁电机三维开域磁场计算问题。 本文主要由以下几部分组成: 第一部分为无铁心永磁电机三维开域磁场计算方法的研究。首先提出了基于标量磁位的渐近边界条件,建立了球形边界的标量磁位渐近边界条件数学模型。为了尽可能减少节点的数量,结合无铁心永磁电机的具体结构,推导了适合于盒形截断边界和圆柱形截断边界上简便易行的一阶和二阶标量渐近边界条件算子,该算子具有简单、有限元实施容易的特点。其次研究并建立了标量渐近边界条件与有限元法结合的三维开域静磁场的数学模型,并提出具体的实施方法,推导出相应的离散方程。通过对具有解析解的长方永磁体三维开域磁场的实例计算,验证了方法和所编程序的正确性,并将渐近边界条件法与截断法在计算精度和人工外边界距离方面做了比较。结果表明:在相同人工外边界情况下,渐近边界条件与截断边界条件相比,计算精度明显提高,二阶渐近边界条件明显优于一阶渐近边界条件。与截断法相比,渐近边界条件法更节约计算机内存和CPU时间,比较好地处理了计算量与计算精度之间的矛盾。 第二部分针对Halbach阵列内转子无铁心永磁电机三维开域磁场问题进行深入研究。利用渐近边界条件法,定量地计算了在定转子均无铁心的情况下电机内部及周围磁场的大小,总结出了Halbach阵列无铁心永磁电机磁场的空间分布规律。 第三部分针对不同拓扑结构的Halbach磁体阵列电机磁场问题进行对比研究。通过大量的计算,探讨了Halbach阵列永磁电机在转子无铁心情况下影响气隙磁密的各种因素,分析了不同Halbach磁体轴向长度对端部漏磁的影响规律,给出了无铁心永磁电机漏磁系数、电枢计算长度等主要设计参数随电机结构尺寸的变化规律。 第四部分针对具有试验数据的三种结构的无铁心永磁电机样机进行了计算和分析,计算结果与试验数据吻合,从而验证了渐近边界条件法处理三维开域磁场问题的有效性和实用性。
上传时间: 2013-06-22
上传用户:ivan-mtk
高中压断路器是电力系统中最重要的开关设备,用高中压断路器保护电力系统至今已经历了一段漫长历史。从最初的油断路器发展到压缩空气断路器,再到目前作为无油化开关的真空断路器和SF6断路器。其中真空断路器以其小型化和高可靠性等优点,已在高中压领域得到愈来愈广泛的应用。作为真空断路器的核心部件,真空灭弧室的研究和开发显得尤为重要。 真空灭弧室的小型化是国外关注的问题,我国很多相关的研究所和高等院校都曾作过不少研制工作,研究的方向是采用各种纵向磁场结构电极的真空灭弧室和寻求新的触头材料。由于纵向磁场结构的电极开断能力强,在额定短路开断电流、设计裕度和工艺水平相同的情况下,纵向磁场的电极比横向磁场的电极小得多。因此,采用纵向磁场结构电极的真空灭弧室可以缩小整体尺寸。 本设计从真空灭弧室的具体模型出发,应用ANSYS8.1的电磁场分析软件,对600A的真空灭弧室触头间的纵磁场进行计算与分析,可得到接近实际的动、静触头电流流向矢量分布图,线圈磁感应强度与线圈几何尺寸的关系,触头开距对磁场分布的影响及电弧在不同位置时的受力分析等。由不同线圈截面积与纵磁磁场强度的关系分布,可得出在分断电流不变的情况下,线圈愈小磁场强度愈强。由触头开距与磁场强度的关系,可见触头间距越小,两触头间越能获得较大的磁感应强度。对真空灭弧室极问磁场分布以及电弧在触头上不同位置受力进行分析,结果表明随着磁感应强度变小,电弧受力也相对的变小。 通过ANSYS仿真分析,为真空断路器灭弧室的设计提供了比较准确的数据资料。进而使产品的设计、开发建立在较为科学的基础上,为产品实际研制提供理论依据。
上传时间: 2013-06-20
上传用户:dba1592201
随着工业电力电子技术的发展,电力系统中的非线性负载越来越多,由此带来的谐波公害越来越严重。应用现代技术对谐波等进行经济、有效地补偿是目前急待解决的重要问题之一。消除谐波的方法是加装滤波装置。对高压大容量谐波源国内外目前主要是采用LC谐振型无源滤波器(PassivePowerFilter,PF),这些滤波器还兼有无功和负序补偿功能。尽管PF具有初期投资小、运行效率高等优点,但其滤波效果受电力系统阻抗的影响较大,且只能消除特定次数的谐波,对于谐波次数经常变化的负载滤波效果不好,还可能与系统发生串联、并联谐振,导致谐波放大,使LC滤波器过载甚至烧毁。进入80年代以后,随着有源滤波技术的不断深入和用户对谐波问题的重视,以及电力电子技术的飞速发展,大功率可关断器件(GTR,GTO,IGBT等)的不断进步,有源电力滤波器(ActivePowerFilter,APF)作为抑制电网谐波、补偿供电系统无功功率的新型电力电子装置得到迅速发展,其中又以并联型有源电力滤波器的使用最为广泛。 本文以并联型注入式混合有源滤波器为基础,就其设计与应用的几项重要技术进行了研究,论文主要包括以下几个方面的内容: 1.就国内外有源滤波器的研究现状和发展概况作了较为全面的综述,介绍了目前研究的热点与难点。 2.研究了各型有源滤波器的基本拓扑结构和运行原理,分析了其各自的优缺点。 3.提出了一种适合大容量工程应用的混合型滤波器结构,结合工程实际完成了各组成部分的参数设计。 4.对各种谐波检测算法进行了比较研究,提出了一种准确性较高、延时较短的新型检测方法。 5.就APF中逆变器的PWM调制问题,提出了一种基于新的改进规则采样法的死区补偿方法。
上传时间: 2013-07-06
上传用户:ajaxmoon
船舶自动操舵仪又称自动舵,用来保持船舶在给定航向或航迹上航行,是船舶操纵的关键设备。船舶自动舵尚没有专用的故障诊断系统,当前的维修方法不能满足快速保障和应急保障的需要。本文结合某型自动舵微机通道故障诊断科研项目,重点论述某型自动舵数字控制系统的故障诊断设计与实现,研究了基于模糊推理的船舶自动舵故障诊断专家系统和基于支持向量机的船舶自动舵模拟电路故障诊断方法。 对某型自动舵充分调研,在了解系统软、硬件的总体技术要求和指标的基础上,建立检测对象的数学模型和物理模型。确定故障检测的对象特点,为系统故障仿真、参数辨识做好准备,并为后续的故障检测、诊断方法研究提供了参考。 结合某型自动舵数字控制系统实际情况,确定其故障诊断系统采用分层递阶结构。系统底层为基于嵌入式微处理器的信号检测单元,负责获取微机通道的总线控制权以及信号预处理;系统中间层为通讯子系统,负责对底层多个检测单元信息集中传送;系统顶层为故障诊断和显示子系统,负责对微机通道的信息进行综合评价,得出最终诊断结论。 船舶自动舵系统结构繁杂,很多故障很难用精确的公式将它表示出来,提出了基于模糊推理的船舶自动舵故障诊断专家系统,提高了自动舵故障诊断准确性。该系统将模糊数学、模糊诊断原理及专家经验相结合,采用模糊产生式知识表示法,确定模糊关系矩阵及语义距离,设计相关硬件平台,实现了船舶自动舵故障诊断模糊专家系统的各个功能模块。 为解决船舶自动舵模拟电路故障诊断复杂多样难于辨识的问题,提出了基于支持向量机的故障诊断方法。该方法通过电路仿真分析,给出了各故障模式下电压频率响应,提取具有代表性的故障特征,建立了以支持向量机为基础的模拟电路故障诊断模型。实验结果证明,该方法可有效诊断模拟电路中的元件故障,且对于元件容差引起的故障诊断模型的不确定性具有较强的鲁棒性,满足非线性电路的故障诊断要求。
上传时间: 2013-04-24
上传用户:evil
扩频通信系统与常规的通信系统相比,具有很强的抗窄带干扰,抗多径干扰,抗人为干扰的能力,并具有信息隐蔽、多址保密通信等优点,在近年来得到了迅速的发展。论文针对直扩通信系统中伪码和载波同步问题而展开,研究了直扩系统的结构、性能及完成了相关参数的计算,改进了包络算法,设计了解扩和解调器,最后用ISE9.1实现了解扩和解调器的仿真波形,验证了设计的正确性。 论文研究了扩频通信系统的特点、国内外发展现状及理论基础,完成了DS-QPSK接收机的解扩器和解调器的设计与实现。解扩器主要围绕着伪码的捕获与跟踪这一核心,分析了解扩器的结构、性能及其完成了相关参数的计算,完成了数字下变频器、伪码发生电路、伪码相关积分提取电路、多通道快码捕获电路、伪码跟踪鉴相电路、伪码时钟调整电路的设计,并在ISE9.1编程综合得到仿真结果,验证了设计的正确性。由于相关积分包络算法是整个系统的基础和核心,为了减少时延和系统所占硬件资源,改进了包络算法并得到了仿真验证。结果表明,它不但减少了硬件资源的占用、缩短了延时,而且对整个系统的优化起着决定性的作用。论文给出了伪码同步的仿真结果及资源占用情况,有力地说明了解扩器占用资源少、时延短等特点。 解调器研究了频偏及载波相位误差对信号的影响及同步方案,完成了数控振荡器、反正切鉴频器、环路滤波器的设计并得到了相关的仿真波形,实现了载波的跟踪,给出了仿真结果及资源占用情况,对系统实现过程中的一些经验进行了总结。最后是对论文工作的一些总结和对今后工作的展望。
上传时间: 2013-06-13
上传用户:924484786
SATA接口是新一代的硬盘串行接口标准,和以往的并行硬盘接口比较它具有支持热插拔、传输速率快、执行效率高的明显优势。SATA2.0是SATA的第二代标准,它规定在数据线上使用LVDS NRZ串行数据流传输数据,速率可达3Gb/s。另外,SATA2.0还具有支持NCQ(本地命令队列)、端口复用器、交错启动等一系列技术特征。正是由于以上的种种技术优点,SATA硬盘业已被广泛的使用于各种企业级和个人用户。 硬盘作为主要的信息载体之一,其信息安全问题尤其引起人们的关注。由于在加密时需要实时处理大量的数据,所以对硬盘数据的加密主要使用带有密钥的硬件加密的方式。因此将硬盘加密和SATA接口结合起来进行设计和研究,完成基于SATA2.0接口的加解密芯片系统设计具有重要的使用价值和研究价值。 本论文首先介绍了SATA2.0的总线协议,其协议体系结构包括物理层、链路层、传输层和命令层,并对系统设计中各个层次中涉及的关键问题进行了阐述。其次,本论文对ATA协议和命令进行了详细的解释和分析,并针对设计中涉及的命令和对其做出的修改进行了说明。接着,本论文对SATA2.0加解密控制芯片的系统设计进行了讲解,包括硬件平台搭建和器件选型、模块和功能划分、系统工作原理等,剖析了系统设计中的难点问题并给出解决问题的方法。然后,对系统数据通路的各个模块的设计和实现进行详尽的阐述,并给出各个模块的验证结果。最后,本文简要的介绍了验证平台搭建和测试环境、测试方法等问题,并分析测试结果。 本SATA2.0硬盘加解密接口电路在Xilinx公司的Virtex5 XC5VLX50T FPGA上进行测试,目前工作正常,性能良好,已经达到项目性能指标要求。本论文在SATA加解密控制芯片设计与实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。
上传时间: 2013-04-24
上传用户:JIUSHICHEN
本项目完成的是基于中国“数字电视地面广播传输系统帧结构、信道编码和调制”国家标准的发射端系统FPGA设计与实现。在本设计中,系统采用了Stratix系列的EP1S80F1020C5 FPGA为基础构建的主硬件处理平台。对于发射端系统,数据处理部分的扰码器(随机化)、前向纠错编码(FEC)、符号星座映射、符号交织、系统信息复用、频域交织、帧体数据处理(OFDM调制)、同步PN头插入、以及信号成形4倍插值滚降滤波器(SRRC)等各模块都是基于FPGA硬件设计实现的。其中关键技术:TDS-OFDM技术及其和绝对时间同步的复帧结构、信号帧的头和帧体保护技术、低密度校验纠错码(LDPC)等,体现了国标的自主创新特点,为数字电视领域首次采用。其硬件实现,亦尚未有具体产品参考。 本文首先介绍了当今国内外数字电视的发展现状,中国数字电视地面广播传输国家标准的颁布背景。并对国标系统技术原理框架,发端系统的整体结构以及FPGA设计的相关知识进行了简要介绍。在此基础上,第三章重点、详细地介绍了基于FPGA实现的发射端系统各主要功能模块的具体结构设计,论述了系统中各功能模块的FPGA设计和实现,包括设计方案、算法和结构的选取、FPGA实现、仿真分析等。第四章介绍了对整个系统的级连调试过程中,对系统结构进行的优化调整,并对级连后的整个系统的性能进行了仿真、分析和验证。作者在项目中完成的工作主要有: 1.阅读相关资料,了解并分析国标系统的技术结构和原理,分解其功能模块。 2.制定了基于国标的发端系统FPGA实现的框架及各模块的接口定义。 3.调整和改进了3780点IFFT OFDM调制模块及滚降滤波器模块的FPGA设计并验证。 4.完成了扰码器、前向纠错编码、符号星座映射、符号交织、系统信息复用、频域交织、帧体数据处理、同步PN头插入、以及信号成形4倍插值滚降滤波器等功能模块的FPGA设计和验证。 5.在系统级连调试中,利用各模块数据结构特点,优化系统模块结构。 6.完成了整个发射端系统FPGA部分的调试、分析和验证。
上传时间: 2013-04-24
上传用户:zzbbqq99n
信号与信息处理是信息科学中近几年来发展最为迅速的学科之一,随着片上系统(SOC,System On Chip)时代的到来,FPGA正处于革命性数字信号处理的前沿。基于FPGA的设计可以在系统可再编程及在系统调试,具有吞吐量高,能够更好地防止授权复制、元器件和开发成本进一步降低、开发时间也大大缩短等优点。然而,FPGA器件是基于SRAM结构的编程工艺,掉电后编程信息立即丢失,每次加电时,配置数据都必须重新下载,并且器件支持多种配置方式,所以研究FPGA器件的配置方案在FPGA系统设计中具有极其重要的价值,这也给用于可编程逻辑器件编程的配置接口电路和实验开发设备提出了更高的要求。 本论文基于IEEE1149.1标准和USB2.0技术,完成了FPGA配置接口电路及实验开发板的设计与实现。作者在充分理解IEEE1149.1标准和USB技术原理的基础上,针对Altcra公司专用的USB数据配置电缆USB-Blaster,对其内部工作原理及工作时序进行测试与详细分析,完成了基于USB配置接口的FPGA芯片开发实验电路的完整软硬件设计及功能时序仿真。作者最后进行了软硬件调试,完成测试与验证,实现了对Altera系列PLD的配置功能及实验开发板的功能。 本文讨论的USB下载接口电路被验证能在Altera的QuartusII开发环境下直接使用,无须在主机端另行设计通信软件,其兼容性较现有设计有所提高。由于PLD(Programmable Logic Device)厂商对其知识产权严格保密,使得基于USB接口的配置电路应用受到很大限制,同时也加大了自行对其进行开发设计的难度。 与传统的基于PC并口的下载接口电路相比,本设计的基于USB下载接口电路及FPGA实验开发板具有更高的编程下载速率、支持热插拔、体积小、便于携带、降低对PC硬件伤害,且具备其它下载接口电路不具备的SignalTapII嵌入式逻辑分析仪和调试NiosII嵌入式软核处理器等明显优势。从成本来看,本设计的USB配置接口电路及FPGA实验开发板与其同类产品相比有较强的竞争力。
上传时间: 2013-04-24
上传用户:lingduhanya
数据采集处理技术是现代信号处理的基础,广泛应用于雷达、声纳、软件无线电、瞬态信号测试等领域。随着信息科学的飞速发展,人们面临的信号处理任务越来越繁重,对数据采集处理系统的要求也越来越高。近年来FPGA由于其设计灵活性、更强的适应性及可重构性,结合SDRAM的高速、大容量、价格优势,在设计高速实时数据采集系统时受到了广泛的关注。 本课题重点研究了基于FPGA与DDR2-SDRAM的高速实时数据采集系统的设计与实现技术,为需要大容量存储器的系统设计提供了新的思路。在深入研究了DDR2-SDRAM器件的基本构造与工作原理的基础上,结合成熟的商业化IP核,提出了基于FPGA与DDR2-SDRAM的高速实时数据采集系统的设计方案,并从总体设计构想到各逻辑细节实现都进行了详细描述。根据DDR2-SDRAM的特点,选择合适的内存调度方案,采用Verilog HDL语言设计实现了该高速实时数据采集系统,并对系统功能进行验证与分析,结果表明本设计完全能够满足系统的性能指标。
上传时间: 2013-06-24
上传用户:wangrong
在数字电视系统中,MPEG-2编码复用器是系统传输的核心环节,所有的节目、数据以及各种增值服务都是通过复用打包成传输流传输出去。目前,只有少数公司掌握复用器的核心算法技术,能够采用MPEG-2可变码率统计复用方法提高带宽利用率,保证高质量图像传输。由于目前正处广播电视全面向数字化过渡期间,市场潜力巨大,因此对复用器的研究开发非常重要。本文针对复用器及其接口技术进行研究并设计出成形产品。 文中首先对MPEG-2标准及NIOS Ⅱ软核进行分析。重点研究了复用器中的部分关键技术:PSI信息提取及重构算法、PID映射方法、PCR校正及CRC校验算法,给出了实现方法,并通过了硬件验证。然后对复用器中主要用到的AsI接口和DS3接口进行了分析与研究,给出了设计方法,并通过了硬件验证。 本文的主要工作如下: ●首先对复用器整体功能进行详细分析,并划分软硬件各自需要完成的功能。给出复用器的整体方案以及ASI接口和DS3接口设计方案。 ●在FPGA上采用c语言实现了PSI信息提取与重构算法。 ●给出了实现快速的PID映射方法,并根据FPGA特点给出一种新的PID映射方法,减少了逻辑资源的使用,提高了稳定性。 ●采用Verilog设计了SI信息提取与重构的硬件平台,并用c语言实现了SDT表的提取与重构算法,在FPGA中成功实现了动态分配内存空间。 ●在FPGA上实现了.ASI接口,主要分析了位同步的实现过程,实现了一种新的快速实现字节同步的设计。 ●在FPGA上实现了DS3接口,提出并实现了一种兼容式DS3接口设计。并对帧同步设计进行改进。 ●完成部分PCB版图设计,并进行调试监测。 本复用器设计最大特点是将软件设计和硬件设计进行合理划分,硬件平台及接口采用Verilog语言实现,PSI信息算法主要采用c语言实现。这种软硬件的划分使系统设计更加灵活,且软件设计与硬件设计可同时进行,极大的提高了工作效率。 整个项目设计采用verilog和c两种语言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE两种设计平台下设计实现。根据此方案已经开发出两台带有ASI和DS3接口的数字电视TS流复用器,经测试达到了预期的性能和技术指标。
上传时间: 2013-08-03
上传用户:gdgzhym