我们如果想实现一个USB 的HID 类设备,不需要在Windows 下开发自己的驱动程序。HID不一定要是标准的外设类型,唯一的要求是交换的数据存储在报文的结构内,设备固件必须支持报文的格式。任何工作在该限制之内的设备都可以成为一个HID,例如温度计、电压计、读卡机等。报文的格式是由报告描述符决定的,所以只要修改描述符就能实现我们需要的报文格式。下面我们来实现一个简单的报文格式:上位机发送固定64 字节数据给设备,这个数据可以是命令,也可是数据,具体含义并不是由报告描述符来决定的,是由开发人员事先约定好的。设备返回的数据也是64 个字节,同样这个数据流的每个字节(甚至每个位)的具体含义由开发人员事先约定好。
上传时间: 2013-12-05
上传用户:xinyuzhiqiwuwu
简单的蓝牙通讯代码,通过j2me 的蓝牙设备可以实现多个蓝牙手机之间的设备通讯
上传时间: 2014-01-14
上传用户:hopy
部功能。本手册中没有提供CH375 在USB 设备方式下的说明,相关资料可以参考CH372 手册。 CH375的USB 主机方式支持常用的USB 全速设备,外部单片机可以通过CH375 按照相应的USB 协议与USB 设备通讯。CH375 还内置了处理Mass-Storage
上传时间: 2014-11-29
上传用户:siguazgb
检测USB设备,同时与该设备通讯的source code
上传时间: 2013-12-27
上传用户:FreeSky
把基于linux的MID产品作为usb 网络设备与PC相连,方便PC与设备通讯
上传时间: 2017-02-27
上传用户:lanhuaying
随着社会生产的发展和人民生活水平的提高,对供电质量的要求也越来越高,电压是标志电能质量的一个基本技术指标,它与无功功率密切相关。本文阐述了电压无功综合控制对于电力系统运行及工农业生产的重大意义;综述了国内外在这一领域中的研究所取得的成果、面临的问题和发展的前景。针对目前我国应用最为广泛、性能价格比最佳的并联电容与有载调压变压器综合控制装置的研制开发中所涉及的问题进行了较全面的分析与研究,提出了一种符合当前变电站综合自动化发展需要的可靠性高、组态灵活、功能齐全的变电站电压无功综合控制方案。该方案主控单元选用抗干扰能力强、指令丰富、扩展灵活、通讯联网能力强的西门子S7-226PLC作为控制核心;参数检测单元选用可靠性高、具有通讯功能的智能型综合电量变送器;控制主机通过与参数检测单元通讯获得所需参数,同时还可与上位机或其他具有串口的设备通讯。采用的电压无功控制策略,从系统的实际需要出发,充分考虑了影响电压无功控制效果的主要因素,控制决策以实时计算数据为参考,控制精度高,并有效避免了无效调节对设备及系统造成的危害;控制软件根据已经确定的控制算法做出控制决策并能够完成系统运行方式的自动识别、电容器的循环投切,电容器及分接头的保护及通讯等功能。文中还阐述了电容器接线形式选择、串联电抗及高压真空开关的选择依据以及变压器调档控制原理。 理论分析和仿真计算均证明了本文中所提出的控制策略的精确性和严密性;试验证明了该设计方案先进、灵活、可靠、功能齐全,符合电力系统自动化对控制装置的要求。
上传时间: 2013-06-01
上传用户:hxy200501
嵌入式系统在众多工业领域扮演着越来越重要的角色,但是因嵌入式系统的资源受限缘故,导致在嵌入式系统上很难实现复杂计算算法。此外,当前嵌入式系统设计阶段和实现阶段的分离现状,致使嵌入式系统开发耗时且昂贵。为解决这些问题,本书提出了一种低成本、可重复使用且可重构的嵌入式系统设计与实现集成开发环境。为了减少成本,该集成环境全部是采用自由和开放源代码软件,如Linux操作系统和Scilab计算平台等。 本文主要包括以下内容: 1、构建嵌入式Linux开发环境及移植相关软件包到嵌入式ARM平台,首先详细的描述了如何使用Buildroot工具包制作交叉编译器,并描述Minicom、TFTP和NFS等嵌入式开发相关工具,最后详细的描述了如何移植嵌入式图形用户界面TinyX和嵌入式窗口管理器JWM。 2、构建Scilab-EMB嵌入式计算平台,首先介绍了数值计算软件Scilab,然后详细的描述了如何在ARM系统上实现Scilab-EMB嵌入式计算平台。 3、开发Scilab数据采集工具包,实现Scilab与底层设备通讯,该工具包PC版和ARM版均支持串口和以太网接口,且均支持Modbus现场总线。PC版额外支持OPC协议。 4、基于Scilab构建虚拟控制实验室,验证该平台的可行性及性能。 本文创新点: 1、国内外率先提出了一种新的以Scilab为核心的嵌入式计算平台方案,并在国内外首次实现了Scilab到ARM平台的移植; 2、开发了Scilab-DAQ数据采集工具包,有效的实现了Scilab与底层设备的通讯。 通过虚拟实验室的建立,验证了该嵌入式控制平台能够胜任多种复杂算法。 该嵌入式计算平台解决方案和Scilab-DAQ数据采集工具包已经受到国内外同行的关注,并被多家科研机构、学校和公司所采纳和使用。
标签: Scilab-EMB ARM-Linux 嵌入式 计算
上传时间: 2013-05-30
上传用户:acon
随着信息社会的发展,人们要处理的各种信息总量变得越来越大,尤其在处理大数据量与实时处理数据方面,对处理设备的要求是非常高的。为满足这些要求,实时快速的各种CPU、处理板应运而生。这类CPU与板卡处理数据速度快,效率高,并且不断的完善与发展。此类板卡要求与外部设备通讯,同时也要进行内部的数据交换,于是板卡的接口设备调试与内部数据交换也成为必须要完成的工作。本文所作的工作正是基于一种高速通用信号处理板的外部接口和内部数据通道的设计。 本文首先介绍了通用信号处理板的应用开发背景,包括此类板卡使用的处理芯片、板上设备、发展概况以及和外部相连的各种总线概况,同时说明了本人所作的主要工作。 其次,介绍了PCI接口的有关规范,给出了通用信号处理板与CPCI的J1口的设计时序;介绍了DDR存储器的概况、电平标准以及功能寄存器,并给出了与DDR.存储器接口的设计时序;介绍了片上主要数据处理器件TS-202的有关概况,设计了板卡与DSP的接口时序。 再次,介绍了Altera公司FPGA的程序设计流程,并使用VHDL语言编程完成各个模块之间的数据传递,并重点介绍了DDR控制核的编写。 再次,介绍了WDM驱动程序的结构,程序设计方法等。 最后,通过从工控机向通用信号处理板写连续递增的数据验证了整个系统已经正常工作。实现了信号处理板内部数据通道设计以及与外部接口的通讯;并且还提到了对此设计以后地完善与发展。 本文所作的工作如下: 1、设计完成了处理板各接口时序,使处理板可以从接口接受/发送数据。 2、完成了FPGA内部的数据通道的设计,使数据可以从CPCI准确的传送到DSP进行处理,并编写了DSP的测试程序。 3、完成了DDR SDRAM控制核的VHDL程序编写。 4、完成了PCI驱动程序的编写。
上传时间: 2013-06-30
上传用户:唐僧他不信佛
嵌入式CAN模块 联系 杨迪 15336417867 0531-55508458 QQ:1347978253 htp://www.easyele.cn CAN (Controller Area Network)即控制器局域网络,属于工业现场总线的范畴。与一般的通信总线相比,CAN总线的数据通信具有突出的可靠性 、实时性和灵活性。嵌入式CAN模块控制器功能强,通信效率高,是公认的稳定可靠的通讯模式,广泛应用于消防安防、智能楼宇、酒店门锁、 煤矿通讯、船舶运输等应用领域。本系统采汽车级CPU,更保障其稳定性。客户可以放心使用。 嵌入式CAN模块 转 RS232 RS485 TTL ,可以帮助用户快速实现具有CAN-bus通讯接口的仪器、仪表设备的项目设计,模块集成了8bit微处理器 CAN控制器、CAN收发器、总线保护于一身,所有元器件布置在一个微型的封装模块之内,用户只需要知道RS232的通讯即可实现CAN通讯。客户 可以方便使用。 在使用过程中,嵌入式CAN模块可以工作于二种模式:透明传输模式和透明数据模式。并且提供上位机设计,UART输出时可以为TTL电平,RS232 或RS485,对应订货型号为 CAN-module-ttl / rs232 / 485。客户应注意。 嵌入式CAN模块可以在CAN与RS232间精确的转换信息,让您更方便的通过PC或带RS232端口的设备与CAN设备通讯。欢迎大家咨询选购嵌入式CAN 模块,是我公司自主研发生产,完全拥有知识产权,专业的产品包装,详细的资料光盘,性价比高,专业公司操作,及时的技术支持,完善的 售后服务,解决客户的后顾之忧。
上传时间: 2013-11-28
上传用户:13925096126
通用阵列逻辑GAL实现基本门电路的设计 一、实验目的 1.了解GAL22V10的结构及其应用; 2.掌握GAL器件的设计原则和一般格式; 3.学会使用VHDL语言进行可编程逻辑器件的逻辑设计; 4.掌握通用阵列逻辑GAL的编程、下载、验证功能的全部过程。 二、实验原理 1. 通用阵列逻辑GAL22V10 通用阵列逻辑GAL是由可编程的与阵列、固定(不可编程)的或阵列和输出逻辑宏单元(OLMC)三部分构成。GAL芯片必须借助GAL的开发软件和硬件,对其编程写入后,才能使GAL芯片具有预期的逻辑功能。GAL22V10有10个I/O口、12个输入口、10个寄存器单元,最高频率为超过100MHz。 ispGAL22V10器件就是把流行的GAL22V10与ISP技术结合起来,在功能和结构上与GAL22V10完全相同,并沿用了GAL22V10器件的标准28脚PLCC封装。ispGAl22V10的传输时延低于7.5ns,系统速度高达100MHz以上,因而非常适用于高速图形处理和高速总线管理。由于它每个输出单元平均能够容纳12个乘积项,最多的单元可达16个乘积项,因而更为适用大型状态机、状态控制及数据处理、通讯工程、测量仪器等领域。ispGAL22V10的功能框图及引脚图分别见图1-1和1-2所示。 另外,采用ispGAL22V10来实现诸如地址译码器之类的基本逻辑功能是非常容易的。为实现在系统编程,每片ispGAL22V10需要有四个在系统编程引脚,它们是串行数据输入(SDI),方式选择(MODE)、串行输出(SDO)和串行时钟(SCLK)。这四个ISP控制信号巧妙地利用28脚PLCC封装GAL22V10的四个空脚,从而使得两种器件的引脚相互兼容。在系统编程电源为+5V,无需外接编程高压。每片ispGAL22V10可以保证一万次在系统编程。 ispGAL22V10的内部结构图如图1-3所示。 2.编译、下载源文件 用VHDL语言编写的源程序,是不能直接对芯片编程下载的,必须经过计算机软件对其进行编译,综合等最终形成PLD器件的熔断丝文件(通常叫做JEDEC文件,简称为JED文件)。通过相应的软件及编程电缆再将JED数据文件写入到GAL芯片,这样GAL芯片就具有用户所需要的逻辑功能。 3.工具软件ispLEVER简介 ispLEVER 是Lattice 公司新推出的一套EDA软件。设计输入可采用原理图、硬件描述语言、混合输入三种方式。能对所设计的数字电子系统进行功能仿真和时序仿真。编译器是此软件的核心,能进行逻辑优化,将逻辑映射到器件中去,自动完成布局与布线并生成编程所需要的熔丝图文件。软件中的Constraints Editor工具允许经由一个图形用户接口选择I/O设置和引脚分配。软件包含Synolicity公司的“Synplify”综合工具和Lattice的ispVM器件编程工具,ispLEVER软件提供给开发者一个简单而有力的工具。
上传时间: 2013-11-17
上传用户:看到了没有