计与实现

共 353 篇文章
计与实现 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 353 篇文章,持续更新中。

具有压缩和噪声门的低噪声模拟MEMS麦克风和前置放大器

本电路用于实现模拟MEMS麦克风与麦克风前置放大器的接口,如图1所示。ADMP504由一个MEMS麦克风元件和一个输出放大器组成。ADI公司的MEMS麦克风具有高信噪比(SNR)和平坦的宽带频率响应,堪称高性能、低功耗应用的绝佳选择。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-1212131G91J26.jpg" styl

基于遗传算法的组合逻辑电路设计的FPGA实现

<p> <span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于遗传算法的组合逻辑电路的自动设计,依据给出的真值表,利用遗传算法自动生成符合要求的组合逻辑电路。由于遗传算法本身固有的并行性,采用软件实现的方法在速度上往往受到本质是串行计算的计算机制约,因此采用硬件化设

最优噪声整形滤波器的设计

在需要对信号进行再量化的场合,可以通过加入dither来避免小信号再量化所产生的谐波失真,但同时会使噪声功率增加。这种情况下,可以利用人耳的心理声学特性,通过噪声整形来降低噪声的可闻性,提高实际的信噪比,改善音质。本文提出了两种新的设计最优噪声整形滤波器的方法-遗传算法和非线性优化算法,并分别实现了原采样率下和过采样率下基于心理声学模型的最优噪声整形滤波的设计。结果证明,该方法灵活方便、实现效果良

基于CUDA的红外图像快速增强算法研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对红外图像边缘模糊,对比度低的问题,文中研究了改进的中值滤波和改进的Sobel边缘检测对红外图像进行处理。在对处理后图像的特征进行分析的基础上,研究了

互补滤波器与kalman滤波器的比较

互补滤波器与kalman滤波器的比较

数字式倾斜仪设计

文中叙述了一种数字式倾斜测量仪设计, 该测量仪采用电位器式倾角传感器, 将倾角转换成与之成正比的直流电压, 此电压放大后, 通过A &ouml;D 转换和标度变换, 显示出被测倾角的精确数字。其倾角的测量范围在- 20°~ + 20°,测量精度可达到±0. 01°。<BR>[关键词]电位器式倾角传感器 倾角数字测量

编码器与译码器的研究(电子科技大学)

电子科技大学教学文档

基于锁相放大器的试验机采集系统

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于STM32、STM8处理器,设计完成了万能试验机的多个功能模块。为了提高小信号的采集精度与速度,用多处理器设计了一种混合式的锁相放大器,并运用数字处理进行进一步处理,具有很高的性价比。在位移信号采集中,运用STM8

黑魔书(逻辑门的高速特性)pdf下载

在数字设备的设计中,功耗、速度和封装是我们主要考虑的3个问题,每位设计者都希望<BR>功耗最低、速度最快并且封装最小最便宜,但是实际上,这是不可能的。我们经常是从各种型号<BR>规格的逻辑芯片中选择我们需要的,可是这些并不是适合各种场合的各种需要。<BR>当一种明显优于原来产品的新的技术产生的时候,用户还是会提出各方面设计的不同需<BR>求,因此所有的逻辑系列产品实际上都是功耗、速度与封装的一种折

一种DDS任意波形发生器的ROM优化方法

<span style="color: rgb(102, 102, 102); font-family: 宋体, Arial, Helvetica, sans-serif; line-height: 25px;">提出了一种改进的基于直接频率合成技术(DDS)的任意波形发生器在现场可编程门阵列(FPGA)上的实现方法。首先将三角波、正弦波、方波和升/降锯齿波的波形数据写入片外存储器,当调用时再将相

浅议模拟电子技术的学习要点与方法

浅议_模拟电子技术_的学习要点与方法

大动态范围AGC系统的构建与仿真

针对科研实践中需要采集大动态范围模拟信号的问题,构建基于可变增益放大器8369的数字AGC系统。采用基于双斜率滤波技<BR>术的设计,给出AGC控制算法的实现流程,利用Matlab仿真引入算例证明算法的可行性,并讨论算法中关键参数取值对控制精度的影响。<BR>实际系统达到50dB动态范围的设计目标。

基于MAX4172的电流检测电路设计与实现

基于MAX4172的电流检测电路设计与实现

运算放大器是模拟系统的主要构件

<div> 运算放大器是模拟系统的主要构件。它们可以提供增益、缓冲、滤波、混频和多种运算功能。在系统结构图中,运算放大器用三角形表示,有五个接点:正极电源、负极电源、正极输入、负极输入和输出,如图1(所有图片均在本文章最后)所示。电源脚用来为器件加电。它们可以连接 +/- 5V 电源,或在特殊考虑的情况下,连接 +10V 电源并接地。输入与输出之间的关系直截了当:Vout = A (Vin+ -

喇叭共振和预防研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">基于喇叭的共振原理,提高扬声器的发声强度并尽可能的降低因振动而消耗的能量,从而提高喇叭的效率。依照理论计算数据作为后续试验基础,通过多组试验对比,分别对

基于FPGA的全新数字化PCM中频解调器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了对中频PCM信号进行直接解调,提出一种全新的数字化PCM中频解调器的设计方法。在实现过程中,采用大规模的FPGA芯片对位帧同步器进行了融合,便于设备的集成化和小型化。这种新型的中频解调器比传统的基带解调器具有硬件成

基于选择进位32位加法器的硬件电路实现

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.99431800842285px;">为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性

定点乘法器设计(中文)

<p> &nbsp;</p> <p>  定点乘法器设计(中文)</p> <p>  运算符:</p> <p>   + 对其两边的数据作加法操作; A + B</p> <p>   - 从左边的数据中减去右边的数据; A - B</p> <p>   - 对跟在其后的数据作取补操作,即用0减去跟在其后的数据; - B</p> <p>   * 对其两边的数据作乘法操作; A * B</p> <

ADC模数转换器有效位计算

<p> 将模拟信号转换为数字信号后再进行处理,是当前信号处理普遍使用的方法,模数转换器(ADC)就是将模拟信号转换为数字信号的器件,所以计算其有效转换位数对系统性能评估就显得尤为重要。文中结合项目工程实践,讨论了ADC有效转换位数的两种测试方法:噪声测试法和信噪比测试法,并对两种方法进行了仿真与分析。<br /> <img alt="" src="http://dl.eeworm.com/el