解释
共 5 篇文章
解释 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 5 篇文章,持续更新中。
电路原理--图解,写的很详细,通俗易懂
这本书是关于电路原理讲解非常详细、很好的书籍。书中图文解释了电路工作原理,通俗易懂。
ADC中精确度与分辨率认识
<p>
</p>
<p>
ADC制造商在数据手册中定义ADC性能的方式令人困惑,并且可能会在应用开发中导致错误的推断。最大的困惑也许就是“分辨率”和“精确度”了——即Resolution和Accuracy,这是两个不同的参数,却经常被混用,但事实上,分辨率并不能代表精确度,反之亦然。本文提出并解释了ADC&
使用时钟PLL的源同步系统时序分析
使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew
ADV7511 HDCP 1.1使能_禁用选项
<div>
ADV7511 HDMI®发送器支持HDCP 1.1特性;然而,业界对如何正确实现HDCP 1.1的某些特性,特别是增强链路验证(Pj校验),存在一些误解。由于对实现方法存在不同的解释,ADI公司给ADV7511增加了一个HDCP 1.1特性禁用选项。版本ID(主寄存器映射的寄存器0x00) 为0x14的ADV7511器件提供此选项。在以前版本的ADV7511中,如果接收器在
将运算放大器连接至高速DAC
<div>
介绍了一款不要求负参考电压 (VREF) 的电流源 DAC/运算放大器接口。尽管该建议电路设计提供了一款较好的有效解决方案,但必须注意的是:如果 DAC 的最大兼容电压作为运算放大器输入 (VDAC+) 正端的设计目标,则负端 (VDAC–) 的 DAC 电压将会违反最大兼容输出电压,因为存在最初并不那么明显的偏置。下面的讨论,将对出现这种偏置的原因进行解释,并提出一种解