虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

解调芯片

  • 现代通信越来越依靠全数字处理技术, 通信系统中的全数字调制解调意味着发射机 及接收机将全部采用数字信号处理(DSP) 算法, 从而整个通信系统就可以用DSP 芯片或超 大规模集成电路(VL S I

    现代通信越来越依靠全数字处理技术, 通信系统中的全数字调制解调意味着发射机 及接收机将全部采用数字信号处理(DSP) 算法, 从而整个通信系统就可以用DSP 芯片或超 大规模集成电路(VL S I) 器件来实现。对全数字BPSK 调制解调系统采用计算机仿真的方法 进行研究能清楚地了解通信系统中所运用的数字信号处理技术, 包括信息源、发送和接收 滤波器、内插器以及判决器等全部采用数字信号处理算法来实现。文章给出了BPSK 调制 解调系统各个模块的算法和结构, 运用MA TLAB 软件进行了仿真, 得出了各个部分的时域 和频域波形图, 系统仿真的设计方法对Q PSK、16QAM 等全数字调制解调系统的硬件实现 具有实际的指导意义。

    标签: DSP 全数字 通信系统 VL

    上传时间: 2013-12-10

    上传用户:wlcaption

  • 摘要:应用CXA1019S芯片完成接收机混频、中放、解调等的设计

    摘要:应用CXA1019S芯片完成接收机混频、中放、解调等的设计,并用芯片BU2614以PLL 频率合成的方法产生稳定的本振和控制输入调谐回路的谐振频率,从而实现电调谐。单片机采用 MCS-51系列对频率合成器BU2614进行控制,加上键盘、显示和存储器电路,可实现多种程控搜 索、电台存储等功能。

    标签: 1019S 1019 CXA 芯片

    上传时间: 2017-01-28

    上传用户:s363994250

  •  研制了一种基于DDC 芯片的直接中频数字化雷达正交接收机,分析了I/ Q 通道的增益误差和正交误差对解调输出信号的影响。结果表明,设计的接收机通道间误差对解调输出的影响完全可以忽略。最后对接收机性能

     研制了一种基于DDC 芯片的直接中频数字化雷达正交接收机,分析了I/ Q 通道的增益误差和正交误差对解调输出信号的影响。结果表明,设计的接收机通道间误差对解调输出的影响完全可以忽略。最后对接收机性能进行了测试,得到了理想的解调结果

    标签: 接收机 误差 DDC

    上传时间: 2013-12-28

    上传用户:xz85592677

  • 基于altera 芯片得ofdm调制解调源程序

    基于altera 芯片得ofdm调制解调源程序

    标签: altera ofdm 芯片 源程序

    上传时间: 2014-08-17

    上传用户:jcljkh

  • 提出了一个采用(2,1,7)卷积码+QPSK的中频调制解调方案,并在Xilinx公司的100万 门FPGA芯片上实现了该系统。该系统在信噪比SNR为6dB左右时可实现速率超过1Mbit/s、误码率

    提出了一个采用(2,1,7)卷积码+QPSK的中频调制解调方案,并在Xilinx公司的100万 门FPGA芯片上实现了该系统。该系统在信噪比SNR为6dB左右时可实现速率超过1Mbit/s、误码率 小于10-5的数据传输。

    标签: Xilinx QPSK FPGA Mbit

    上传时间: 2014-01-05

    上传用户:exxxds

  • 73K222AL单芯片调制解调器与单片机的接口电路

    73K222AL单芯片调制解调器与单片机的接口电路

    标签: K222 222 73K 73

    上传时间: 2014-01-27

    上传用户:a3318966

  • C语言实现qpsk调制解调在ti5000系列DSP芯片上仿真的程序

    C语言实现qpsk调制解调在ti5000系列DSP芯片上仿真的程序

    标签: 5000 qpsk DSP ti

    上传时间: 2014-01-20

    上传用户:tyler

  • 基于FPGA的调制解调器的研究和设计.rar

    当今电子系统的设计是以大规模FPGA为物理载体的系统芯片的设计,基于FPGA的片上系统可称为可编程片上系统(SOPC)。SOPC的设计是以知识产权核(IPCore)为基础,以硬件描述语言为主要设计手段,借助以计算机为平台的EDA工具进行的。 本文在介绍了FPGA与SOPC相关技术的基础上,给出了SOPC技术开发调制解调器的方案。在分析设计软件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ开发软件进行SOPC(System On a Programmable Chip)设计流程后,依据调制解调算法提出了一种基于DSP Builder调制解调器的SOPC实现方案,模块化的设计方法大大缩短了调制解调器的开发周期。 在SOPC技术开发调制解调器的过程中,用MATLAB/Simulink的图形方式调用Altera DSP Builder和其他Simulink库中的图形模块(Block)进行系统建模,在Simulink中仿真通过后,利用DSP Builder将Simulink的模型文件(.mdl)转化成通用的硬件描述语言VHDL文件,从而避免了VHDL语言手动编写系统的烦琐过程,将精力集中于算法的优化上。 基于DSP Builder的开发功能,调制解调器电路中的低通滤波器可直接调用FIRIP Core,进一步提高了开发效率。 在进行编译、仿真调试成功后,经过QuartusⅡ将编译生成的编程文件下载到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件编程,从而给出了一种调制解调器的SOPC系统实现方案。

    标签: FPGA 调制解调器

    上传时间: 2013-06-24

    上传用户:liuchee

  • 基于FPGA的QAM调制解调技术研究.rar

    众所周知,信息传输的核心问题是有效性和可靠性,调制解调技术的发展正是体现了这一思想。从最早的模拟调幅调频技术的日益完善,到现在数字调制技术的广泛运用,使得信息的传输更为有效和可靠。QAM调制作为一种新的调制技术,因其具有很高的频带利用率而得到了广泛的应用。 本文对基于FPGA的16QAM调制解调进行了讨论和研究。首先对16QAM调制解调原理进行了阐述,建立了16QAM调制解调系统的数学模型,然后通过分析提出了基于FPGA的16QAM调制解调系统的设计方案。最后编写Verilog代码实现了算法仿真。 FPGA芯片采用的是Altera公司的大规模集成电路芯片Cyclone系列的EPlC20F32417,并通过软件编程对其进行了相关调试。文中详细介绍了基带成形滤波器、载波恢复和定时同步的基本原理及其设计方法。首先用Matlab对整个16QAM系统进行了软件仿真;然后用硬件描述语言Verilog HDL在QuartusⅡ环境下完成了系统关键算法的编写、行为仿真和综合,最后详细阐述了异步串口(UART)的FPGA实现,把我们编写的Verilog程序下载到EPlC20F32417芯片上效果很好。

    标签: FPGA QAM 调制解调

    上传时间: 2013-04-24

    上传用户:talenthn

  • 数字式π/4-DQPSK调制解调研究与FPGA实现

      数字式π/4-DQPSK是一种线性窄带调制技术,具有频谱利用率高、频谱特性好、抗衰落性能强、可用非相干解调等突出特点。在移动通信、卫星通信中得到广泛应用。  本文介绍了π/4-DQPSK调制解调的基本原理和各个模块的设计实现;完成了调制解调算法的Matlab仿真设计;采用VHDL硬件描述语言在Xilinx公司的ISE5.2开发环境下设计实现各个模块,通过了时序仿真,实现了正确解调;分析了在实现过程中,采用1bit差分检测了误码率。文章由推出的误码率表达式得到静态高斯噪声下,信噪比为16dB时误码率可达10-8。用Protel99SE进行PCB板设计,完成程序下载进FPGA芯片以及电路调试,其输入符号速率200kbps,调制中频455kHz。测试结果验证了程序的正确,实现了π/4-DQPSK调制解调系统完成预定的目标。  

    标签: DQPSK FPGA 数字式 调制解调

    上传时间: 2013-04-24

    上传用户:June